新聞中心

        EEPW首頁 > 嵌入式系統 > 業界動態 > Altera樹立新里程碑發布首款28nmFPGA開發套件

        Altera樹立新里程碑發布首款28nmFPGA開發套件

        —— 能夠測量并評估從600 Mbps到12.5 Gbps的收發器鏈路性能
        作者: 時間:2011-09-08 來源:中電網 收藏

          公司日前宣布開始提供第一款帶有28-nm 的開發套件——Stratix V GX 信號完整性套件,在推動業界28-nm 發展方面樹立了新里程碑。這一全功能套件支持設計工程師加速高性能系統的設計和開發,滿足了業界對提高帶寬的需求。Stratix V GX FPGA信號完整性開發套件為用戶提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發器鏈路性能。

        本文引用地址:http://www.104case.com/article/123404.htm

          Stratix V GX FPGA信號完整性開發套件采用高級均衡功能實現器件的高速串行收發器。用戶可以使用板上SMA以及包括Molex Impact和Amphenol XCede在內的流行背板連接器進行真實的系統分析。這些內置高速背板連接器用于評估定制背板性能以及鏈路BER。用戶還可以通過使用方便的用戶界面來產生并檢查偽隨機二進制序列(PRBS)碼型。

          LeCroy公司Bogatin企業信號完整性專家Eric Bogatin博士評論說:“為滿足當今高端通信系統日益增長的數據速率和帶寬需求,SERDES供應商加大了在硬件上的信號和電源完整性投入。的Stratix V收發器信號完整性開發套件為評估用戶應用的收發器性能提供理想的平臺,加速了新設計的開發。”

          利用Stratix V FPGA信號完整性開發套件,用戶可以驗證目前最流行協議標準的兼容性,包括10GbE、10GBASE-KR、PCI Express (PCIe) Gen1, Gen2和Gen3、Serial RapidIO、Gigabit Ethernet (GbE)、10 GbE XAUI、CEI-6G、CEI-11G、HD-SDI、Interlaken和光纖通道等。開發套件含有一塊基于Stratix V GX FPGA的開發板,Quartus® II軟件的一年許可,以及設計實例,還可以使用的MegaCore® IP庫,包括Nios II嵌入式設計套裝。



        關鍵詞: Altera FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 汤阴县| 德钦县| 满洲里市| 大田县| 丰台区| 铅山县| 大竹县| 云南省| 柞水县| 江孜县| 嘉义市| 深泽县| 香格里拉县| 张家港市| 罗源县| 文安县| 黔东| 彭山县| 汝阳县| 成安县| 和田县| 新蔡县| 邢台市| 桑植县| 安新县| 湛江市| 南皮县| 成武县| 萨迦县| 新民市| 乐都县| 原平市| 上林县| 玉龙| 巴彦淖尔市| 洪雅县| 巫山县| 冕宁县| 威远县| 古蔺县| 罗田县|