新聞中心

        EEPW首頁 > 嵌入式系統 > 新品快遞 > Altera發布業界第一款28-nm FPGA開發套件

        Altera發布業界第一款28-nm FPGA開發套件

        —— 基于全功能Stratix V GX FPGA的開發套件加速寬帶系統的開發
        作者: 時間:2011-09-07 來源:電子產品世界 收藏
                2011年9月7號,北京——公司(NASDAQ:ALTR)今天宣布開始提供第一款帶有28-nm 的開發套件——信號完整性套件,在推動業界28-nm 發展方面樹立了新里程碑。這一全功能套件支持設計工程師加速高性能系統的設計和開發,滿足了業界對提高帶寬的需求。FPGA信號完整性開發套件為用戶提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發器鏈路性能。

                FPGA信號完整性開發套件采用高級均衡功能實現器件的高速串行收發器。用戶可以使用板上SMA以及包括Molex  Impact 和Amphenol  XCede 在內的流行背板連接器進行真實的系統分析。這些內置高速背板連接器用于評估定制背板性能以及鏈路BER。用戶還可以通過使用方便的用戶界面來產生并檢查偽隨機二進制序列(PRBS)碼型。

                LeCroy公司Bogatin企業信號完整性專家Eric Bogatin博士評論說:“為滿足當今高端通信系統日益增長的數據速率和帶寬需求,SERDES供應商加大了在硬件上的信號和電源完整性投入。的Stratix V收發器信號完整性開發套件為評估用戶應用的收發器性能提供理想的平臺,加速了新設計的開發。”



                利用Stratix V FPGA信號完整性開發套件,用戶可以驗證目前最流行協議標準的兼容性,包括10GbE、10GBASE-KR、PCI Express  (PCIe) Gen1, Gen2和Gen3、Serial RapidIO、Gigabit Ethernet (GbE)、10 GbE XAUI、CEI-6G、CEI-11G、HD-SDI、Interlaken和光纖通道等。開發套件含有一塊基于Stratix V GX FPGA的開發板,Quartus  II軟件的一年許可,以及設計實例,還可以使用的MegaCore® IP庫,包括Nios® II嵌入式設計套裝。


        關鍵詞: Altera FPGA Stratix V GX

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 海口市| 琼结县| 扶绥县| 洛隆县| 竹北市| 遵义县| 嵊泗县| 长武县| 洛宁县| 瓮安县| 西城区| 沁水县| 太和县| 广昌县| 淮北市| 仙游县| 临邑县| 庆元县| 衡水市| 嘉义市| 麦盖提县| 大邑县| 怀宁县| 鄂尔多斯市| 邹平县| 辽阳市| 金沙县| 福安市| 亚东县| 商水县| 香港| 柘荣县| 昌吉市| 淮滨县| 平安县| 梨树县| 湖北省| 珠海市| 射洪县| 华亭县| 化德县|