新聞中心

        EEPW首頁(yè) > 測(cè)試測(cè)量 > 新品快遞 > MathWorks HDL ta工具新添Xilinx FPGA 硬件驗(yàn)證功能

        MathWorks HDL ta工具新添Xilinx FPGA 硬件驗(yàn)證功能

        —— 啟用FPGA 在環(huán)仿真以使用Simulink 對(duì)HDL 代碼進(jìn)行驗(yàn)證
        作者: 時(shí)間:2011-06-07 來(lái)源:電子產(chǎn)品世界 收藏

               日前宣布適用于 開發(fā)板且新添了 在環(huán)(FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用Simulink 作為系統(tǒng)級(jí)測(cè)試臺(tái)架的同時(shí),以硬件速度驗(yàn)證其設(shè)計(jì)。

        本文引用地址:http://www.104case.com/article/120118.htm

               EDA Simulator Link 支持 HDL 驗(yàn)證選項(xiàng)全集使用在 MATLAB 和 Simulink 中創(chuàng)建的算法,而 FIL 的引入則進(jìn)一步補(bǔ)充了這一全集?;? 的驗(yàn)證不僅提供了比 HDL 仿真器高得多的運(yùn)行時(shí)性能,而且增強(qiáng)了算法的實(shí)際應(yīng)用效果。

               主要的產(chǎn)品功能包括以下能力:

               • 使用適用于 Spartan 和 Virtex 類設(shè)備的 FPGA 開發(fā)板(包括 Virtex-6 ML605 開發(fā)板),驗(yàn)證 MATLAB 代碼和 Simulink 模型的 HDL 實(shí)現(xiàn)。
               • 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的協(xié)同仿真,驗(yàn)證 MATLAB 代碼和 Simulink 模型的 HDL 實(shí)現(xiàn)
        • 生成適用于 SystemC 虛擬原型環(huán)境的 TLM 2.0 組件。

         
        圖注:
        EDA Simulator Link 為 Virtex6 和 Spartan6 FPGA 開發(fā)板提供了 FIL 仿真支持



        關(guān)鍵詞: MathWorks Xilinx FPGA

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 榆树市| 黎川县| 阿巴嘎旗| 洪洞县| 南部县| 合作市| 军事| 逊克县| 尚义县| 恩施市| 交城县| 衡阳县| 兴义市| 玉溪市| 彭水| 佛坪县| 宁陕县| 兴仁县| 兴山县| 定西市| 东源县| 阳山县| 衢州市| 乌拉特前旗| 浮梁县| 政和县| 晋城| 柳江县| 屯留县| 凤庆县| 大丰市| 沙雅县| 茌平县| 清原| 象山县| 株洲县| 屏东市| 徐水县| 富宁县| 合水县| 秀山|