新聞中心

        EEPW首頁 > 測試測量 > 新品快遞 > MathWorks HDL ta工具新添Xilinx FPGA 硬件驗證功能

        MathWorks HDL ta工具新添Xilinx FPGA 硬件驗證功能

        —— 啟用FPGA 在環仿真以使用Simulink 對HDL 代碼進行驗證
        作者: 時間:2011-06-07 來源:電子產品世界 收藏

               日前宣布適用于 開發板且新添了 在環(FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用Simulink 作為系統級測試臺架的同時,以硬件速度驗證其設計。

        本文引用地址:http://www.104case.com/article/120118.htm

               EDA Simulator Link 支持 HDL 驗證選項全集使用在 MATLAB 和 Simulink 中創建的算法,而 FIL 的引入則進一步補充了這一全集。基于 的驗證不僅提供了比 HDL 仿真器高得多的運行時性能,而且增強了算法的實際應用效果。

               主要的產品功能包括以下能力:

               • 使用適用于 Spartan 和 Virtex 類設備的 FPGA 開發板(包括 Virtex-6 ML605 開發板),驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現。
               • 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的協同仿真,驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現
        • 生成適用于 SystemC 虛擬原型環境的 TLM 2.0 組件。

         
        圖注:
        EDA Simulator Link 為 Virtex6 和 Spartan6 FPGA 開發板提供了 FIL 仿真支持



        關鍵詞: MathWorks Xilinx FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 北票市| 吕梁市| 禄劝| 淮阳县| 博白县| 滁州市| 商河县| 尼勒克县| 淮南市| 柏乡县| 胶州市| 靖远县| 浦城县| 香格里拉县| 安阳市| 同德县| 乌拉特中旗| 永善县| 涿鹿县| 多伦县| 泰宁县| 武隆县| 日喀则市| 莎车县| 平塘县| 宜州市| 兴宁市| 博兴县| 永川市| 永春县| 额尔古纳市| 岗巴县| 莱州市| 西乌珠穆沁旗| 沧源| 柘荣县| 定结县| 南昌县| 西林县| 乌什县| 利辛县|