- 隨著ADC器件速率的提高以及FPGA、DSP器件運算速度的提升,高速AD和信號處理系統之間需要進行高速、穩定的數據傳輸,原來廣泛應用CPCI以及FDPD高速總線的帶寬已經無法滿足寬帶接收機的數據傳輸速率要求,成為影響接收機性能的新瓶頸。針對這一情況,提出了一種基于LVDS差分接口的DDR傳輸接口,解決了這一瓶頸,并且在實際硬件平臺上進行了FPGA實現,達到了18.4 Gbit/s的接口速率。
- 關鍵字:
FPGA LVDS 差分板 接口應用
差分板介紹
您好,目前還沒有人創建詞條差分板!
歡迎您創建該詞條,闡述對差分板的理解,并與今后在此搜索差分板的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473