- Avago Technologies (Nasdaq: AVGO)為有線、無線和工業應用模擬接口零組件領先供應商宣布其28nm串行/解串器(SerDes)核心已經達到32Gbps的性能,并且可以承受高達40dB的通道損耗,這個最新的SerDes核心不僅僅重新定義了芯片到芯片、連接端口和背板等接口可達到的數據率,并且反映了Avago為數據中心和企業應用提供領先解決方案的持續承諾。
- 關鍵字:
Avago CMOS SerDes
- 對于10Gbps及以上數據速率的SerDes,每個數據位的單位間隔是隨著近 20~30ps的信號上升/下降時間而縮短的。選擇合適的封裝互連結構,有效地傳輸這些信號已成為最大限度減少信號完整性問題的重要考慮因素,如串擾、阻
- 關鍵字:
SerDes 封裝 鍵合 封裝規范
- Maxim的吉比特(千兆)多媒體串行鏈路(GMSL)方案可以對數字視頻和音頻數據進行串行轉換,然后通過一對雙絞線串行傳輸。另外,集成雙向控制通道可以使能單個微處理器(micro;C)對串行器、解串器和所有連接外設編程。在典
- 關鍵字:
SerDes GMSL 汽車電子 控制單元
- LatticeECP4? FPGA系列結合了高性能FPGA結構、高性能I/O和多達16個通道的嵌入式SERDES,帶有相關的物理編碼子層(PCS)邏輯。每個PCS邏輯通道包含專用的發送和接收電路,用于高速、全雙工的串行數據傳輸,傳輸速率高達
- 關鍵字:
LatticeECP4 SERDES
- 摘要:Maxim的吉比特(千兆)多媒體串行鏈路(GMSL)方案可以對數字視頻和音頻數據進行串行轉換,然后通過一對雙絞線串行傳輸。另外,集成雙向控制通道可以使能單個微處理器(micro;C)對串行器、解串器和所有連接外設編程
- 關鍵字:
SerDes GMSL ECU 汽車電子
- 優化遠程及遙測應用的視頻SERDES電路,為了滿足視頻系統、工業和醫療顯示和視頻傳送等應用消除較長連接電纜限制、提高數據速率,以及需要雙向傳輸輔助數據的要求。Intersil公司推出了一款采用雙向I2C接口的SERDESIC ISL34340,有助于各種應用實現遠程配置
- 關鍵字:
SERDES 遠程 遙測 視頻
- 摘要:本應用筆記介紹如何通過吉比特多媒體串行鏈路(GMSL) SerDes的遠端I2C接口訪問16位寄存器地址。引言Maxim吉比特多媒體串行鏈路(GMSL)串行器/解串器(SerDes)系列包括MAX9249、MAX9259、MAX9260、MAX9263和
- 關鍵字:
I2C 外設 寄存器 地址 16位 接口 SerDes 遠端 通過 訪問
- 1引言
隨著數據寬帶網絡的迅猛發展,需要不斷提高系統設備的業務容量。目前的趨勢是采用高速串行通信技術,即采用串行解串器SERDES,把低速的并行數據轉換為高速串行數據連接。SERDES串行接口可在背板或電纜/光纖等
- 關鍵字:
應用 分析 接口 CPRI SERDES 及其 高性能
- 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
- 關鍵字:
SERDES 數字系統 高效時鐘
- 低壓差分SerDes的全雙工互連和分組數據傳輸技術,由于現代數字信號處理器(dsp)設計、半導體工藝、并行處理和互連與傳輸技術的進步,現代高性能dsp的處理能力得到極大發展。但在移動通信、雷達信號處理和實時圖像處理等復雜電子系統中,單片dsp的性能仍可能無法滿足需
- 關鍵字:
數據傳輸 技術 分組 全雙工 差分 SerDes 低壓
- 當網絡設備制造商建置4G的基礎架構時,對于分布式基站架構部署中無線電設備控制及無線電設備之間的高序列數據速率需求將大幅升高。要滿足如此需求,光纖纜線兩端的SerDeson必須發揮更高的效能。網絡設備制造商可將系統切割開來,便能使用同一個熟悉的FPGA平臺進行邏輯層處理。
- 關鍵字:
SerDes 解決方案 離散 架構 基礎 無線
- 引言 串行接口常用于芯片至芯片和電路板至電路板之間的數據傳輸。隨著系統的帶寬不斷增加至多吉比特范圍,并行接口已經被高速串行鏈接,或SERDES (串化器/ 解串器)所取代 。起初, SERDES是獨立的ASSP或ASIC器
- 關鍵字:
SERDES FPGA 性能 接口
- 摘要:電磁干擾(EMI)和電磁兼容(EMC)測試是汽車應用領域中串行器/解串器(SerDes)設計必須驗證的參數,需要在設計之初謹慎考慮EMI和EMC問題,避免不必要的設計修改。以下應用筆記詳細介紹了如何在SerDes系統
- 關鍵字:
SerDes EMI EMC 標準
- 基于SERDES收發器和CPRI的電信系統低延遲變化設計, 本文討論利用帶嵌入式SERDES收發器和CPRI鏈路IP內核的低成本FPGA,來實現電信系統低延遲變化設計的考慮因素。 無線電信設備制造商正受到以更小體積、更低功耗、更低制造成本來布署基站架構的壓力。當通過WiMa
- 關鍵字:
延遲 變化 設計 系統 電信 SERDES 收發器 CPRI 基于
- 日前,德州儀器 (TI) 宣布推出業界首款 6 千兆位每秒 (Gbps) 的雙通道串行器-解串器 IC (SerDes),其可為無線應用提供 高達470 兆位每秒 (Mbps) 至6.25 Gbps 的連續數據速率。該 TLK6002 支持從原有速度到最新更快速度的升級,符合所有無線基站設計所需的 OBSAI 與 CPRI 標準要求。TLK6002 可用于各種無線基礎設施應用,其中包括 WiMAX、TD-SCDMA、WCDMA 以及 CDMA2000 等。
最新 SerDes 使用統一 12
- 關鍵字:
TI 串行器 解串器 SerDes
pam4 serdes介紹
您好,目前還沒有人創建詞條pam4 serdes!
歡迎您創建該詞條,闡述對pam4 serdes的理解,并與今后在此搜索pam4 serdes的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473