首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁(yè) >> 主題列表 >> flash fpga

        flash fpga 文章 最新資訊

        FPGA在高清低碼流視頻編碼中應(yīng)用案例

        • 3G網(wǎng)絡(luò)和智能手機(jī)的迅速普及推動(dòng)了移動(dòng)互聯(lián)網(wǎng)的發(fā)展,為安防網(wǎng)絡(luò)從局域網(wǎng)擴(kuò)展到移動(dòng)互聯(lián)網(wǎng)提供了條件。通過對(duì)移動(dòng)互聯(lián)網(wǎng)的上行帶寬和下行帶寬的實(shí)測(cè)可以知,512 Kbps是一個(gè)有效而且可靠的帶寬值,如果能夠在這個(gè)帶
        • 關(guān)鍵字: FPGA    視頻編碼  

        三柵極技術(shù)給FPGA帶來(lái)突破性優(yōu)勢(shì)

        • 本文考察了半導(dǎo)體制造業(yè)中晶體管設(shè)計(jì)從傳統(tǒng)平面向3D結(jié)構(gòu)轉(zhuǎn)化的影響,以及其對(duì)可編程邏輯器件性能的顯著提升。引言2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產(chǎn)品的生產(chǎn)將獨(dú)家采用Intel的
        • 關(guān)鍵字: 三柵極    FPGA    3D結(jié)構(gòu)    可編程邏輯器件  

        克服FPGA電路板設(shè)計(jì)挑戰(zhàn)

        • 如果你在采用FPGA的電路板設(shè)計(jì)方面的經(jīng)驗(yàn)很有限或根本沒有,那么在新的項(xiàng)目中使用FPGA的前景就十分堪憂——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續(xù)閱讀本文將有助于你的FPGA選型和設(shè)計(jì)過程,并且
        • 關(guān)鍵字: 電路板    開發(fā)板    引腳分配    FPGA    SSN  

        ASIC、ASSP、SoC和FPGA到底有何區(qū)別?

        • 我經(jīng)常收到關(guān)于各類設(shè)備之間的差異的問題,諸如ASIC、ASSP、SoC和FPGA之間的區(qū)別問題。例如是SoC是ASIC嗎?或ASIC是SoC嗎?ASIC和ASSP之間的區(qū)別是什么?以及高端FPGA應(yīng)該歸類為SoC嗎?這里有幾個(gè)難題,至少技術(shù)和術(shù)語(yǔ)隨
        • 關(guān)鍵字: ASIC    ASSP    SoC    FPGA  

        基于BF533和FPGA的雷達(dá)信號(hào)模擬器設(shè)計(jì)實(shí)現(xiàn)

        • 隨著軍事技術(shù)的高速發(fā)展,現(xiàn)代雷達(dá)系統(tǒng)面臨著嚴(yán)峻的挑戰(zhàn)。為適應(yīng)新形勢(shì),在現(xiàn)代數(shù)字信號(hào)處理技術(shù)和數(shù)字計(jì)算機(jī)高速發(fā)展的基礎(chǔ)上,計(jì)算機(jī)仿真技術(shù)得到廣泛應(yīng)用,這也促使雷達(dá)信號(hào)模擬技術(shù)快速發(fā)展。雷達(dá)信號(hào)模擬器是現(xiàn)
        • 關(guān)鍵字: 雷達(dá)信號(hào)模擬器  DSP  FPGA  數(shù)字頻率合成  

        JESD204B轉(zhuǎn)換器內(nèi)確定性延遲解密

        • 對(duì)于需要一系列同步模數(shù)轉(zhuǎn)換器(ADC)的高速信號(hào)采樣和處理應(yīng)用,轉(zhuǎn)換器具有去相位偏移和匹配延遲變化的能力至關(guān)重要。圍繞該特性展開的系統(tǒng)設(shè)計(jì)極為關(guān)鍵,因?yàn)閺哪M采樣點(diǎn)到處理模塊之間的任何延遲失配都會(huì)使性能下
        • 關(guān)鍵字: JESD204B    ADC    FPGA  

        提高M(jìn)SP430G 系列單片機(jī)的Flash 擦寫壽命的方法

        • 摘要在嵌入式設(shè)計(jì)中,許多應(yīng)用設(shè)計(jì)都需要使用EEPROM 存儲(chǔ)非易失性數(shù)據(jù),由于成本原因,某些單片機(jī)在芯片內(nèi)部并沒有集成EEPROM。MSP430G 系列處理器是TI 推出的低成本16 位處理器,在MSP430G 系列單片機(jī)中并不具備E
        • 關(guān)鍵字: MSP430G  單片機(jī)  Flash    

        基于FPGA的串并集合排序在雷達(dá)系統(tǒng)中的應(yīng)用

        • 在雷達(dá)抗干擾處理以及空時(shí)二維處理過程中數(shù)據(jù)排序?qū)⒈夭豢擅猓趥鹘y(tǒng)的DSP、CPU等常規(guī)軟件排序已經(jīng)不能夠滿足雷達(dá)系統(tǒng)實(shí)時(shí)性要求,使用 FPGA排序的趨勢(shì)將勢(shì)不可當(dāng)。FPGA由于具有較高的并行處理能力,目前已成為雷達(dá)陣列信號(hào)處理中的主流處理器件。
        • 關(guān)鍵字: 排序  FPGA  并行  串行  

        基于FPGA非正弦波形發(fā)生器的電路設(shè)計(jì)

        • 隨著直流輸電技術(shù)的應(yīng)用發(fā)展,高壓電纜線路和補(bǔ)償電容的增多,電力系統(tǒng)中的諧波分量將大大增加,它給電力設(shè)備和弱電系統(tǒng)帶來(lái)了諧波污染,并且電力電子裝置的日益增多,使電網(wǎng)中的高次諧波愈來(lái)愈嚴(yán)重。因此,檢驗(yàn)諧波控制設(shè)備的性能,或者測(cè)試負(fù)載設(shè)備在收到擾動(dòng)時(shí)的工作情況等,需要一些專門的諧波發(fā)生器來(lái)產(chǎn)生所需的諧波。
        • 關(guān)鍵字: 非正弦波形發(fā)生器  FPGA  LPM  DA9708  

        關(guān)于單片機(jī)中的flash和eeprom

        • FLASH 和EEPROM的最大區(qū)別是FLASH按扇區(qū)操作,EEPROM則按字節(jié)操作,二者尋址方法不同,存儲(chǔ)單元的結(jié)構(gòu)也不同,F(xiàn)LASH的電路結(jié)構(gòu)較簡(jiǎn)單,同樣容量占芯片面積較小,成本自然比EEPROM低,因而適合用作程序存儲(chǔ)器,EEPROM則更多的用作非易失的數(shù)據(jù)存儲(chǔ)器。當(dāng)然用FLASH做數(shù)據(jù)存儲(chǔ)器也行,但操作比EEPROM麻煩的多,所以更“人性化”的MCU設(shè)計(jì)會(huì)集成FLASH和EEPROM兩種非易失性存儲(chǔ)器,而廉價(jià)型設(shè)計(jì)往往只有 FLASH,早期可電擦寫型MCU則都是EEPRM結(jié)構(gòu),現(xiàn)在已基本上停產(chǎn)了。
        • 關(guān)鍵字: 單片機(jī)  flash  eeprom  

        基于ARM的嵌入式系統(tǒng)從串配置FPGA的實(shí)現(xiàn)

        • ARM(Advanced RISC Machines)既可以認(rèn)為是一個(gè)公司,也可以認(rèn)為是對(duì)一類微處理器的統(tǒng)稱,還可以認(rèn)為是一項(xiàng)技術(shù)。基于ARM技術(shù)的微處理器應(yīng)用約占據(jù)了32位 RISC微處理器75%以上的市場(chǎng)份額,ARM技術(shù)正在逐步滲入到人們生活的各個(gè)方面。
        • 關(guān)鍵字: ARM  嵌入式  FPGA  從串配置  

        基于Verilog的多路相干DDS信號(hào)源設(shè)計(jì)

        • 摘要:傳統(tǒng)的多路同步信號(hào)源常采用單片機(jī)搭載多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)實(shí)現(xiàn)復(fù)雜,且在要求各路同步相干可控時(shí)難以實(shí)現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語(yǔ)言實(shí)現(xiàn)相干多路DDS的工作原理、設(shè)
        • 關(guān)鍵字: DDS  現(xiàn)場(chǎng)可編程門陣列(FPGA)  相位累加器  Verilog_HDL  

        步進(jìn)電機(jī)控制,專用ASIC芯片方案與通用芯片方案對(duì)比

        • 步進(jìn)電機(jī)廣泛應(yīng)用于對(duì)精度要求比較高的運(yùn)動(dòng)控制系統(tǒng)中。在步進(jìn)電機(jī)驅(qū)動(dòng)器的關(guān)鍵技術(shù)研究中提到步進(jìn)電機(jī)的性能在很大程度上取決于所用的驅(qū)動(dòng)器,改善驅(qū)動(dòng)器的性能,可以顯著地提高步進(jìn)電機(jī)的性能,因此研制高性能的步
        • 關(guān)鍵字: 驅(qū)動(dòng)器   專用芯片   FPGA   通用芯片   PLD GAL   步進(jìn)電機(jī)控制  

        FPGA組成、工作原理和開發(fā)流程

        • 1. FPGA概述FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決
        • 關(guān)鍵字: FPGA  工作原理  開發(fā)流程  

        基于FPGA的步進(jìn)電機(jī)優(yōu)化控制

        • 摘要:隨著控制技術(shù)以及步進(jìn)電機(jī)(Stepper Motor)的發(fā)展,現(xiàn)代工業(yè)的許多領(lǐng)域?qū)Σ竭M(jìn)電機(jī)的需求也越來(lái)越大。但是傳統(tǒng)的步進(jìn)電機(jī)控制系統(tǒng)多以單片機(jī)等微處理器為基礎(chǔ),往往具有控制電路體積大、控制效率低、穩(wěn)定性差等
        • 關(guān)鍵字: 步進(jìn)電機(jī)  控制系統(tǒng)  FPGA  細(xì)分原理  PWM控制技術(shù)  
        共6885條 118/459 |‹ « 116 117 118 119 120 121 122 123 124 125 » ›|

        flash fpga介紹

        您好,目前還沒有人創(chuàng)建詞條flash fpga!
        歡迎您創(chuàng)建該詞條,闡述對(duì)flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 云梦县| 苏尼特右旗| 房产| 许昌市| 南雄市| 咸阳市| 松滋市| 大理市| 益阳市| 尼玛县| 舟曲县| 淮阳县| 鱼台县| 哈巴河县| 灵石县| 铅山县| 鄱阳县| 漳州市| 卢湾区| 漳平市| 海阳市| 抚顺市| 奈曼旗| 恩平市| 七台河市| 遵化市| 张掖市| 长沙市| 乐亭县| 凌云县| 深州市| 方城县| 安多县| 根河市| 贵港市| 怀来县| 巩义市| 平度市| 徐水县| 鹿泉市| 瓦房店市|