首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁(yè) >> 主題列表 >> slave

        基于USB3.0協(xié)議的PC與FPGA通信系統(tǒng)的設(shè)計(jì)

        • 摘要 針對(duì)USB2.0在高速數(shù)據(jù)采集系統(tǒng)中帶寬局限問(wèn)題,設(shè)計(jì)了一款基于USB3.0總線的高速數(shù)據(jù)采集接口系統(tǒng)。通過(guò)對(duì)USB3.0的接口硬件系統(tǒng)、設(shè)備固件以及SLAVE FIFO與FPGA接口讀寫操作的設(shè)計(jì),并經(jīng)過(guò)實(shí)驗(yàn)測(cè)試,USB3.0硬
        • 關(guān)鍵字: FPGA  USB3.0固件  SLAVE FIFO  數(shù)據(jù)通信  

        主從觸發(fā)器(master-slave flip-flop)基本原理

        • 圖13-11(a)所示為主從RS觸發(fā)器原理電路。它是由兩個(gè)高電平觸發(fā)方式的同步RS觸發(fā)器構(gòu)成。其中門E、F、G、H構(gòu)成主觸發(fā)器,時(shí)鐘信號(hào)為CP,輸出為Q、,輸入為R、S。門A、B、C、D構(gòu)成從觸發(fā)器,時(shí)鐘信號(hào)為,輸入為主觸發(fā)器
        • 關(guān)鍵字: 基本  原理  flip-flop  master-slave  觸發(fā)器  主從  
        共2條 1/1 1
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 余江县| 山东省| 延边| 太白县| 新竹市| 延津县| 张家界市| 馆陶县| 丹凤县| 齐河县| 乌海市| 侯马市| 边坝县| 泌阳县| 客服| 平阳县| 吉木乃县| 旺苍县| 灵寿县| 陆河县| 辰溪县| 赤峰市| 浦城县| 镇宁| 怀宁县| 兴文县| 甘孜县| 阜平县| 六安市| 仙游县| 淄博市| 濮阳市| 安吉县| 许昌县| 黄山市| 崇礼县| 崇左市| 太湖县| 黄大仙区| 红安县| 临西县|