- 包含千兆采樣率ADC的系統設計會遇到許多復雜情況。面臨的主要挑戰包括時鐘驅動、模擬輸入級和高速數字接口。本文探討了如何才能克服這些挑戰,并給出了在千兆赫茲的速度下進行系統優化的方法。在討論中,時鐘設計、差分輸入驅動器的設計、數字接口和布局考慮都是十分復雜的問題。本文中的參考設計將采用ADC083000/B3000。
時鐘源是高速數據轉換系統中最重要的子電路之一。這是因為時鐘信號的定時精度會直接影響ADC的動態性能。為了將這種影響最小化,ADC的時鐘源必須 具有很低的定時抖動或相位噪聲。如果在選擇
- 關鍵字:
ADC ADC083000
adc083000介紹
您好,目前還沒有人創建詞條adc083000!
歡迎您創建該詞條,闡述對adc083000的理解,并與今后在此搜索adc083000的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473