- 在過去幾十年中,數字設計人員一直把邏輯分析儀作為系統檢驗的主要工具。近年來,隨著時鐘速率的加快,迫使設計人員不得不考慮系統所有部分的信號完整性,包括測試能力。邏輯分析儀探頭已不再象以往那樣任意連接到系統上,就能夠保證成功,而是必須考察探頭位置、負荷及與傳輸線的鄰近程度等因素。本文考察了在探測高速數字系統時設計人員遇到的部分常見問題和探頭的負荷模型以及探測位置的影響。最后,本文還討論了把探頭連接到高速系統最常用的技術:短線探測和阻尼電阻器探測。圖 1 簡化的邏輯分析儀探頭負荷模型邏輯分析儀探頭的
- 關鍵字:
高速邏輯分析儀
高速邏輯分析儀介紹
您好,目前還沒有人創建詞條高速邏輯分析儀!
歡迎您創建該詞條,闡述對高速邏輯分析儀的理解,并與今后在此搜索高速邏輯分析儀的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473