- 摘要:本文采用博亞20MHz高穩定度晶體振蕩器、集成VCO的低相位噪聲鎖相環時鐘芯片LMX2531、高精度時鐘扇出器HMC987LP5E和多階低通濾波器,實現具有低相噪特性的4路并行輸出、頻率最高為2.5GHz的高速時鐘電路的設計。
- 關鍵字:
高速時鐘 ADC 201207
高速時鐘介紹
您好,目前還沒有人創建詞條高速時鐘!
歡迎您創建該詞條,闡述對高速時鐘的理解,并與今后在此搜索高速時鐘的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473