- 混合同余法產生隨機噪聲的FPGA實現,摘要:隨著電子對抗技術的快速發展,在有源式干擾機中需要用到數字高斯白噪聲。通過對混合同余法產生隨機序列的原理研究,本文提出了一種利用FPGA產生高斯白噪聲的方法。該方法在PC主控端的控制下,采用ROM查找表的方
- 關鍵字:
高斯白噪聲 混合同余法 FPGA Verilog HDL
- 0 引 言
現代通訊電子設備的抗干擾測試已經成為必須的測試項目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領域里,噪聲始終是最基本、最常用的干擾源之一。如何產生穩定和精確的噪聲信號已經成為一
- 關鍵字:
FPGA 高斯白噪聲 發生器
- 0 引言 短波信道存在多徑時延、多普勒頻移和擴散、高斯白噪聲干擾等復雜現象。為了測試短波通信設備的性能,通常需要進行大量的外場實驗。相比之下,信道模擬器能夠在實驗室環境下進行類似的性能測試,而且測試費用
- 關鍵字:
FPGA 高斯白噪聲 方法 序列
高斯白噪聲介紹
高斯白噪聲:如果一個噪聲,它的幅度分布服從高斯分布,而它的功率譜密度又是均勻分布的,則稱它為高斯白噪聲。
熱噪聲和散粒噪聲是高斯白噪聲。
所謂高斯白噪聲中的高斯是指概率分布是正態函數,而白噪聲是指它的二階矩不相關,一階矩為常數,是指先后信號在時間上的相關性。這是考查一個信號的兩個不同方面的問題。
[
查看詳細 ]
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473