- 為了消除FFT頻譜泄漏和柵欄效應,提高諧波分析精度,文中給出了用高速A/D采集IPcore來實現電網數據實時采集的設計方法,同時采用數字鎖相倍頻同步方法進行了誤差修正。其中全數字鎖相倍頻電路和A/D采集控制電路均采用VHDL語言和可編程邏輯器件設計實現,并用quartusII軟件進行了仿真。
- 關鍵字:
FPGA 電網實時 數據采集
電網實時介紹
您好,目前還沒有人創建詞條電網實時!
歡迎您創建該詞條,闡述對電網實時的理解,并與今后在此搜索電網實時的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473