- 摘要:在數字信號處理中經常需要進行乘法運算,乘法器的設計對整個器件的性能有很大的影響,在此介紹20×18比特定點陣列乘法器的設計。采用基4-Booth算法和4-2壓縮的方案,并采用先進的集成電路工藝,使用SMIC O.18
- 關鍵字:
FPGA 符號 定點乘法器
定點乘法器介紹
定點乘法器
目錄
1乘法的基本規律
2第一代乘法器
3第二代乘法器
4第三代乘法器
1乘法的基本規律
首先看一下十進制數的乘法。為了方便起見,假定十進制數的各位要么為 1要么為0,例如 (1000) ×(1001) :
從上面的步驟我們可以看到:
(1)從右到左用乘數的每一位乘以被乘數,每一次乘得的中間結果比上一次的結果往左移一位。
[
查看詳細 ]
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473