- 本跳頻系統中,FPGA是硬件邏輯的載體,完成基帶信號采樣后的混頻、濾波等操作及對DDS、ADC等外部邏輯的控制;dsp控制FPGA內部邏輯以及DDS、ADC等邏輯單元完成跳頻通信系統基帶部分的發射與接收及其一系列計算任務;高精度時鐘源為整個系統提供時間基準,經過dsp、FPGA、DDS等器件內部鎖相環倍頻,為各器件提供主時鐘。
- 關鍵字:
跳頻通信 基帶模塊 FPGA
- 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
- 關鍵字:
DMR 數字對講機 基帶模塊
基帶模塊介紹
您好,目前還沒有人創建詞條基帶模塊!
歡迎您創建該詞條,闡述對基帶模塊的理解,并與今后在此搜索基帶模塊的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473