首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> 串并轉換

        串并轉換 文章 進入串并轉換技術社區

        FPGA系統設計原則和技巧之:FPGA系統設計的3種常用技巧

        • 輸入的數據經過選擇開關后,分別進入緩沖模塊1和緩沖模塊2。當數據寫入緩沖模塊1的時候,數據處理單元從緩沖模塊2讀取數據進行處理;當數據寫入緩沖模塊2的時候,數據處理單元從緩沖區模塊1讀取數據進行處理。
        • 關鍵字: FPGA系統設計  緩沖模塊  乒乓操作  串并轉換  流水線處理  

        D/A轉換在System View環境下的仿真及硬件實現

        • 摘要 針對模擬信號在傳輸介質中優于數字信號,而設計數模轉換模塊。首先用System View對DAC模塊進了仿真。然后設計的D/A轉換的硬件電路。通過設計了一個前置的串并轉換電路,不僅可以實現8位并行數字信號的D/A轉換,
        • 關鍵字: 權電流  串并轉換  低通濾波  

        基于FPGA的雙通道汽車渦輪增壓葉片溫度采集卡研制

        • 摘要:一種應用于汽車渦輪增壓器葉片溫度檢測的雙通道數據采集卡,該卡由峰值檢測、串行A/D構成模擬電路和由FPGA構成整個數字電路而組成。重點設計了FPGA內部串并轉換電路和FIFO,經仿真和實驗驗證,串并轉換和FIFO的
        • 關鍵字: FPGA  串并轉換  FIFO  仿真  

        基于CPLD的串并轉換和高速USB通信設計

        • 濾波和抗干擾是任何智能儀器系統都必須考慮的問題。在傳統的應用系統中,濾波部分往往要占用較多的軟件資源和硬件資源。復雜可編程邏輯器件(CPLD)的出現,為解決這一問題開辟了新的途徑,采用CPLD實現濾波是一種高效
        • 關鍵字: CPLD  USB  串并轉換  通信設計    

        四種常用FPGA/CPLD設計思想與技巧

        STM-1并行幀同步系統的設計與FPGA實現

        四種常用FPGA/CPLD設計思想與技巧之流水線操作

        四種常用FPGA/CPLD設計思想與技巧之串并轉換

        AT24系列存儲器數據串并轉換接口的IP核設計

        • 介紹用VHDL語言設計該存儲器數據串并轉換接口的IP核,從而通過硬件(FPGA或其他可編程芯片)實現AT24系列存儲器與8位微處理器之間的并行通信。
        • 關鍵字: AT  24  存儲器數據  串并轉換    
        共9條 1/1 1

        串并轉換介紹

        您好,目前還沒有人創建詞條串并轉換!
        歡迎您創建該詞條,闡述對串并轉換的理解,并與今后在此搜索串并轉換的朋友們分享。    創建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 青岛市| 凭祥市| 永德县| 个旧市| 平乡县| 五华县| 蓬莱市| 晴隆县| 韶关市| 武鸣县| 靖西县| 金湖县| 涟水县| 德昌县| 阿拉善盟| 黄浦区| 黔西| 西峡县| 改则县| 山东省| 思南县| 顺义区| 齐河县| 湄潭县| 海原县| 德惠市| 奉化市| 孝感市| 丹棱县| 息烽县| 江达县| 皮山县| 前郭尔| 隆德县| 吴旗县| 林周县| 始兴县| 奉贤区| 乌兰浩特市| 盘锦市| 宁武县|