CEVA-XC4500集成了一系列特性,在最嚴苛的基礎設施應用中也能夠實現無與倫比的性能,包括基帶專用指令集架構(ISA);符合IEEE要求的全部矢量元素浮點支持,提供高達40 GFLOP性能、全面的多內核支持;一個完全緩沖的架構和硬件管理的一致性。CEVA-XC4500還提供出色的電源效率,LTE 2x2微微蜂窩基站 (Pico-Cell) 基帶處理僅需低至100mW功率。
CEVA-XC4500系列專為滿足無線基礎設施應用所需的最先進用例需求的特性,包括:
· 高性能 – 在28nm工藝下高達1.3GHz
· 功能強大的矢量DSP引擎,為基帶應用而特別優化
· 在全部矢量上支持定點和浮點(符合IEEE要求) ISA
· 采用多種用于DSP卸載的優化硬件引擎,實現軟件定義架構
· 提供廣泛的緊耦合加速模塊 (緊耦合擴展 – TCE)
· 通過 ARM? AMBA? 4 ACE?,使用包括硬件高速緩存一致性的先進數據高速緩存,實現完全的高速緩存功能
· 使用多種符合ARM AMBA 4標準的總線和快速互連 (fast interconnect, FIC) 總線,實現先進的系統互連
· 自動化數據傳輸管理提供完全并行的硬件加速管理功能,無需DSP干預
· 動態的工作調度安排實現均衡的系統設計,根據系統負載進行運行時間任務分配
CEVA-XC4500 DSP架構由CEVA-Toolbox?支持,后者是集成了用于先進矢量處理器的Vec-C?編譯器技術的完整軟件開發環境,能夠使用C語言進行整個架構的編程。集成的模擬器和分析器提供了整個系統的精確建模,包括:高速緩存、DMA控制器、接口、緊耦合擴展等等。 |