新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于ADSP-TS201S的圖像采集處理系統(05-100)

        基于ADSP-TS201S的圖像采集處理系統(05-100)

        ——
        作者:西安電子科技大學 項圣文 劉書明 時間:2009-02-20 來源:電子產品世界 收藏

          攝像機的數字視頻為14對差分,經FPGA將差分轉換為單端信號,并鎖存數據。每個象素14位,每幀320×240。

        本文引用地址:http://www.104case.com/article/91486.htm

          FPGA采用ALTERA公司的CYCLONE系列EP1C3T144C-6,配置芯片采用EPC2LC20。EP1C3T144C-6具有將差分信號轉單端信號的專用I/O口。鎖存在FPGA的數字,模擬兩路視頻信號根據工作模式選擇輸出到DSP1數據總線上,由DSP1讀入處理,數據速率與模擬視頻的采樣速率,數字視頻的數據速率相同。工作模式選擇,開關控制通過PIC9054引入到FPGA。

          ·DSP處理器

          DSP處理器陣列主要由4片高速高性能的DSP處理芯片ADSP-TS201S組成多DSP處理器系統,ADSP-TS201S性能如下:

          基本性能指標如下:

          600MHz運行速度時,內核指令周期1.67ns

          24M bits片上DRAM,分為6個4M bits塊(128K words X 32 bits)

          片內雙運算,每個都包含一個ALU、一個乘法器、一個移位器和一個寄存器組

          雙整數ALU提供數據尋址和指針操作功能

          片內提供14通道DMA、外部口、4個鏈路口、SDRAM控制器、可編程標志引腳、2個定時器

          片上仲裁系統可實現8個TigerSHARC DSP的無縫連接

          內部3條互相獨立的128位總線

          外部數據總線64位,地址總線32位

          每秒48億次40位寬的MAC運算或每秒12億次80位寬的MAC運算;1024點復數FFT(基2)時間15.7us

          外部端口 1G字節每秒;鏈路口(每個)1G字節每秒

          DSP處理器陣列模塊中DSP1是用來整理所收集到的視頻信號,并進行相應的預處理后,將數據分發送到后面的DSP,進行進一步的處理。

          DSP1并行口應接FPGA輸出的視頻數據,還要接FLASH,完成DSP加載。DSP1的IRQ0,IRQ1分別作視頻輸入的幀中斷和行中斷,接到FPGA。其連接電路如下圖3所示。

          FLASH選用AMD公司的AM29LV017D,為2M x 8-Bit的存儲器,可通過DSP1對FLASH編程,要保證在FLASH讀寫時,FPGA的數據輸出總線D0~D13為高阻,反之,在數據通道運行時,也應使FLASH輸出為高阻,故用BMS來選片FLASH。

          

         

         

          圖3 DSP1與FPGA,FLASH 連接圖



        關鍵詞: ADI 模塊 信號 圖像

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 绥阳县| 苏尼特左旗| 临夏市| 罗平县| 临颍县| 凤城市| 靖西县| 抚宁县| 乐业县| 克拉玛依市| 泌阳县| 大关县| 延安市| 台中县| 上犹县| 淮南市| 宜章县| 镇坪县| 东乡| 体育| 鄂州市| 连城县| 灵璧县| 邢台县| 阿尔山市| 霍山县| 轮台县| 密云县| 揭西县| 双桥区| 永州市| 鄯善县| 社旗县| 辽宁省| 习水县| 和顺县| 安化县| 锦屏县| 吉木萨尔县| 伊川县| 平果县|