采用LUT架構的CPLD實現成本最小化 —— 作者: 時間:2005-09-21 來源:EDN電子設計技術 加入技術交流群 掃碼加入和技術大咖面對面交流海量資料庫查詢 收藏 Altera公司最近發布的新款MAXⅡ器件系列,在消費類、通信、工業和計算領域使用MAXⅡ器件可替代昂貴和不夠靈活的小型ASIC和ASSP,據Altera稱,該款新品是業界成本最低的復雜可編程邏輯器件(CPLD),并估計其目標市場將從5億美元擴大到20億美元。 本文引用地址:http://www.104case.com/article/8736.htm MAXⅡ系列產品的核心采用了新的體系結構,即摒棄了傳統的宏單元體系結構而采用了查找表(LUT)體系結構,以滿足CPLD設計者的需求。基于LUT體系結構的MAXⅡ采用了TSMC的6層金屬0.18微米嵌入Flash工藝,其裸芯尺寸是相同工藝下同類器件的四分之一。同時,新的體系結構采用了為其優化的交錯環形I/O管腳,可多達272個用戶I/O管腳,加上MAXⅡ在布線體系、軟件算法和工藝技術上的改進,與前一代MAX產品相比,使該款產品具有以下特點:功耗僅為MAX產品的十分之一,從而能夠提供市場上整體功耗極低的解決方案,成為電池供電設備的理想選擇;容量翻了兩番,等效于大約192至1700個宏單元;性能平均比MAX產品快兩倍;實現了用戶Flash存儲器,能取代普遍使用的串行或并行EEPROM,整個系列中,每個器件的存儲容量是8K比特;具有實時在系統可編程(ISP)功能,能在不同功能情況下實時地重新配置MAXⅡ,方便了為運行中的客戶系統增加功能或靈活性。同時,MAXⅡ保持了上一代MAX產品的即用性、單芯片、非易失性和易用性等特點。MAXⅡ器件得到4.0版QuartusⅡ設計軟件支持,QuartusⅡ軟件內建有MAX+PLUSⅡ界面選項,并無縫集成了所有主要第三方綜合和仿真工具,大大方便了MAXⅡ設計。 Altera市場高級副總裁Erik Cleage說:“這一新系列體現了我們持續的創新能力,Altera作為占用40%市場份額的CPLD供應商,將充分發揮MAXⅡ的潛力。”MAXⅡ系列有4個產品,容量從240~2000個邏輯單元,采用1.0mm FineLine BGA和0.5mm TQFP封裝。
評論