新聞中心

        EEPW首頁 > 消費電子 > PLD產品低功耗化趨勢明顯

        PLD產品低功耗化趨勢明顯

        ——
        作者:張洵瑜 時間:2008-01-21 來源:電子產品世界 收藏

          作者:Altera亞太區高級產品營銷工程師 張洵瑜

          當今客戶最關心成本,其實是功耗和性能。因此,降低功耗成為PLD廠家的重要使命和成功的關鍵因素。在便攜式領域,低功耗就更加重要了。CPLD由于成本降低很快,并且功耗大大降低,也可以在手機等便攜式產品中發揮其擅長的I/O橋接功能。

          Altera對降低功耗有多種方案,例如采用65nm工藝,2008年將推出45nm產品,通過Quartus II進行功耗管理,結構化ASIC方案——Hardcopy使功耗在原有基礎上再降低一半,從而使新的CPLD大大降低靜態功耗。基于65nm的Stratix III FPGA和以前的器件相比,功耗降低了50%。與此同時,采用了針對每一個客戶設計的可編程功耗技術,用開發軟件提供新的功能來優化功耗,使其自動對功耗進行優化。之所以采用這種方法,是因為在某一設計中只有一小部分電路需要很高的工作速率,而大部分電路工作速率較低,功耗不高,對系統性能不會有大的影響。在Stratix III系列中,客戶的設計自動確定最佳晶體管速率,大大降低了總功耗。目前,一些FPGA中晶體管數量高達10億個,對于功耗預算有限的設計人員而言,這種可編程功耗技術非常重要。

          Altera為待機功耗要求極低的智能電話等便攜式應用推出了低靜態功耗CPLD系列——MAX IIZ,雖然具有FPGA的體系結構,但還有CPLD應該具有的特性,例如瞬時接通、非易失、低成本、單芯片解決方案。



        關鍵詞: 0801_A 200801

        評論


        技術專區

        關閉
        主站蜘蛛池模板: 嘉义市| 云浮市| 厦门市| 双桥区| 东台市| 山阳县| 蓬莱市| 张家界市| 惠水县| 锦州市| 公主岭市| 东阿县| 鄄城县| 凤台县| 偃师市| 兴业县| 栾川县| 本溪市| 碌曲县| 图木舒克市| 即墨市| 河曲县| 玉门市| 徐闻县| 青冈县| 聂荣县| 肇庆市| 东城区| 随州市| 邢台市| 中山市| 乐都县| 象山县| 花垣县| 肃北| 寿阳县| 武宁县| 岳阳县| 新密市| 广元市| 龙门县|