新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于Virtex-5的經典設計匯總,包括無線基站、LTE仿真器、浮點接口等

        基于Virtex-5的經典設計匯總,包括無線基站、LTE仿真器、浮點接口等

        作者: 時間:2015-02-06 來源:網絡 收藏

          Virtex是Xilinx FPGA中的高端產品,占據著全球高端產品的大部分市場,從Virtex-II開始,這一系列產品不斷升級和更新,性能也越來越卓越。本文為您介紹基于Virtex-5進行的設計匯總。

        本文引用地址:http://www.104case.com/article/269586.htm

          基于Virtex-5平臺的真隨機數發生器的設計實現

          本文嘗試了一種用純數字電路實現的TRNG結構,且不使用諸如PLL等特殊資源,便于設計由FPGA驗證移植到芯片設計。其核心思想是使用反相器和延時單元構成兩個相互獨立的振蕩器,由于內部噪聲的差異引起的相位偏移作為熵源,經過一段時間振蕩后,隨機的狀態由數字雙穩態電路鎖存。多組振蕩器的輸出,經過異或和同步處理后得到隨機序列。

          Gbps無線設計中Virtex-5FPGA的應用

          本文基于Virtex-5FPGA設計面向未來移動通信標準的Gbps無線通信系統,具有完全的可重配置性,可以完成MIMO、OFDM及LDPC等復雜信號處理算法,實現1Gbps速率的無線通信。

          基于Virtex-5的3.125G串行傳輸系統的設計與驗證

          本文基于Virtex-5 FPGA的GTP單元給出了一種在高級電信計算架構(ATCA)機箱內實現單對差分線進行3.125Gbps串行傳輸的設計方案。

          使用Virtex-5 FPGA實現LTE仿真器

          本文設計的LTE仿真器采用三個德州儀器的1GHz DSP模數轉換器(AD9640)與數模轉換器(AD9779),完成了基于賽靈思FPGA的SDR卡設計。時鐘網絡采用D9549,能夠為轉換和數字信號處理器件(FPGA、DSP)提供極高的靈活時基。

          用于 Virtex-5 FPGA 的

          本文介紹Virtex - 5 FXT FPGA系列,賽靈思logiCORE的IP處理器單元( APU )輔助PowerPC 440嵌入式微處理器設計的IP基礎知識。

          利用 Virtex-5 SXT 的高性能 DSP 解決方案

          對數字信號處理的要求在不斷提高,提供可擴展高性能 DSP 的呼聲日益響亮,因此,在每秒幾百 GMAC 甚至更高的水平上管理功耗的難題也愈見急迫。Xilinx Virtex-5 SXT FPGA 平臺提供了獨特的單芯片解決方案,充分利用大規模并行計算達到超高性能,同時將功耗降到最低。

          采用Virtex-5嵌入式三模以太網MAC進行設計

          本文將介紹Virtex-5 器件中的以太網 MAC模塊的功能集,同時描述Virtex-5 和Virtex-4 FX 以太網 MAC之間的區別,指出一些潛在的應用,探索如何使用標準的Xilinx工具將以太網MAC融入用戶的設計。



        關鍵詞: 基站 浮點 接口

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 寻甸| 黎川县| 昔阳县| 咸宁市| 揭西县| 连云港市| 珠海市| 西青区| 内黄县| 札达县| 贵德县| 连云港市| 宁阳县| 法库县| 乐陵市| 龙井市| 汉川市| 信宜市| 新蔡县| 望奎县| 丁青县| 延长县| 新沂市| 普洱| 浦县| 望奎县| 韶山市| 朝阳区| 南召县| 银川市| 利津县| 宜良县| 海阳市| 屏山县| 东乌珠穆沁旗| 民丰县| 青海省| 塔河县| 霞浦县| 泰安市| 瑞安市|