新聞中心

        EEPW首頁 > EDA/PCB > 牛人業話 > ISE時序約束筆記2——Global Timing Constraints

        ISE時序約束筆記2——Global Timing Constraints

        作者: 時間:2015-02-03 來源:網絡 收藏

          問題思考

        本文引用地址:http://www.104case.com/article/269396.htm

          單一的全局約束可以覆蓋多延時路徑

          如果箭頭是待約束路徑,那么什么是路徑終點呢?

          所有的是否有一些共同點呢?

          

        點擊看大圖

         

          問題解答

          什么是路徑終點呢?

          ——FLOP1,FLOP2,FLOP3,FLOP4,FLOP5。

          所有的是否有一些共同點呢?

          ——它們共享一個時鐘信號,約束這個網絡的時序可以同時覆蓋約束這些相關間的延時路徑。

          周期約束

          周期約束覆蓋由參考網絡鐘控的的同步單元之間的路徑延時。

          周期約束不覆蓋的路徑有:input pads到output pads之間的路徑(純組合邏輯路徑),input pads到同步單元之間的路徑,同步單元到output pads之間的路徑。

          

        點擊看大圖

         

          周期約束特性

          周期約束使用最準確的時序信息,使其能夠自動的計算:

          1. 源寄存器和目的寄存器之間的時鐘偏斜(Clock Skew)

          2. 負沿鐘控的同步單元

          3. 不等同占空比的時鐘

          4. 時鐘的輸入抖動(jitter)

          假設:

          1. CLK信號占空比為50%

          2. 周期約束為10ns

          3. 由于FF2將在CLK的下降沿觸發,兩個觸發器之間的路徑實際上將被約束為10ns的50%即5ns

          

         

          時鐘輸入抖動(Clock Input Jitter)

          時鐘輸入抖動是源時鐘的不確定性(clock uncertainty)之一

          時鐘的不確定時間必須從以下路徑扣除:

          ——周期約束建立時間路徑

          ——OFFSET IN約束的建立時間路徑

          時鐘的不確定時間必須添加到以下路徑中:

          ——周期約束保持時間路徑

          ——OFFSET IN約束保持時間路徑

          ——OFFSET OUT約束路徑

          

         

          Pad-to-Pad約束

          ——不包含任何同步單元的純組合邏輯電路

          ——純組合邏輯延時路徑開始并結束于I/O pads,所以通常會被我們遺漏而未約束



        關鍵詞: ISE 寄存器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 堆龙德庆县| 广平县| 永宁县| 烟台市| 苏尼特右旗| 华蓥市| 澜沧| 仁化县| 大化| 朔州市| 泗洪县| 徐闻县| 长沙市| 水富县| 五峰| 贡嘎县| 景泰县| 丰原市| 南安市| 阿拉善右旗| 鞍山市| 教育| 剑川县| 华容县| 南京市| 招远市| 舟曲县| 固镇县| 沁水县| 东明县| 夏河县| 高邮市| 云阳县| 称多县| 博爱县| 景泰县| 陈巴尔虎旗| 沈丘县| 甘洛县| 五峰| 金塔县|