新聞中心

        EEPW首頁 > 嵌入式系統 > 牛人業話 > 時鐘采樣系統最大限度減少抖動

        時鐘采樣系統最大限度減少抖動

        作者: 時間:2014-10-15 來源:電子產品世界 收藏

          很多人都知道,抖動(這是時鐘邊沿不確定性)是不好的現象,其不僅可導致噪聲增加,而且還會降低數據轉換器的有效位數 ()。

        本文引用地址:http://www.104case.com/article/263956.htm

          

         

          例如,如果系統需要 100MHz 14(最小值)位的 ,我們就需要抖動小于 80 飛秒的時鐘!這可通過假設一個無失真的理想系統進行計算,讓 SINAD 和 SNR 數值相等(見公式 2)。

          接下來,使 等于 14,我們可在大約 86db 下計算出最小 SNR。將結果帶入公式 1,計算出大約為 80fs 的 tJ 值。

          

         

          在數字信號處理過程中,采樣時鐘與處理時鐘之間需要有一定關聯。也就是說,無論是在十分之一速率下還是在全速率下采樣,樣片都必須在其速率的倍數下進行處理,而且要相位一致。這就需要一個“主”時鐘,其可用來衍生系統中的所有其它時鐘。

          您可使用溫度補償晶體振蕩器 (TCXO) 和低相位噪聲 PLL 實現這一點,可將主時鐘顯著增加至更高的頻率。然后,您可對該最新高頻率時鐘進行下分頻,以提供都與主時鐘相關聯的剩余系統時鐘。這樣,采樣時鐘以及各種數字處理時鐘都相互具有關聯性。

          現在有很多時鐘解決方案,但很多都需要時鐘或其它時鐘分配方法,其可降低整體抖動性能。您可使用如 LMK03806 等一款器件來克服這個問題,其在同一器件中整合了所有主時鐘發生器和時鐘分配功能(帶驅動器),如圖 1 所示。該器件可在 300MHz 下運行的同時,具有不足 50fs 的 RMS 抖動(1.875MHz 至 20MHz)。此外,您還可通過對輸出進行編程來支持 LVDS、LVPECL 或 LVCMOS 并對其進行同步,以獲得共用上升沿。

          

         

          圖 1 — LMK03806(具有時鐘發生器、時鐘分頻器和驅動器)的方框圖

          因此,您下次設計采樣系統時,別忘了考慮時鐘抖動性能,因為這會影響整體動態范圍。

        可控硅相關文章:可控硅工作原理


        比較器相關文章:比較器工作原理


        負離子發生器相關文章:負離子發生器原理
        分頻器相關文章:分頻器原理
        離子色譜儀相關文章:離子色譜儀原理


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 桂林市| 都昌县| 迁西县| 盈江县| 水城县| 错那县| 淮南市| 台东市| 郎溪县| 独山县| 进贤县| 多伦县| 新余市| 陆良县| 阿克| 赤峰市| 沈丘县| 渑池县| 灵山县| 仙桃市| 宿州市| 宁武县| 旅游| 泽普县| 礼泉县| 连州市| 平原县| 苏尼特右旗| 新绛县| 资阳市| 信阳市| 玛纳斯县| 遵义县| 潍坊市| 刚察县| 福鼎市| 水富县| 宁河县| 旌德县| 成武县| 开封县|