新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 以DDS為參考的PLL在電臺設計中的應用

        以DDS為參考的PLL在電臺設計中的應用

        作者: 時間:2007-08-03 來源:網絡 收藏
          引言

          現代電臺的特點主要是多用途、多制式、多頻段。隨著數字技術的發展,中頻以下通常采用數字化處理,中頻到射頻用混頻器進行變換。對合成器的設計提出了更高的要求,例如分辨率、轉換速度、工作范圍、噪聲等指標。PLL(鎖相環)頻率合成通過鎖相環完成頻率的加、減、乘、除運算。該方法結構簡單、便于集成,且輸出頻率高、頻譜純度高,目前使用比較廣泛,但存在高分辨率和快轉換速度之間的矛盾,一般只能用于大步進頻率合成技術中。DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,缺點是輸出頻率不能太高。如果把兩者結合起來,用DDS的輸出作為PLL的參考信號,就能滿足現代電臺對頻率合成器的設計要求。本文將介紹DDS和PLL的工作原理,并結合一電臺(工作頻率2 MHz~500 MHz)的設計,給出DDS做參考的PLL頻率合成器的設計方案。

          1 DDS的結構及工作原理

          DDS的基本結構由參考累加器、ROM、DAC(數模轉換器)和LPF(濾波器)組成,見圖1。

          DDS的工作原理是:在參考fr的控制下,頻率控制字K由累加器得到相應的數據,把此數據作為取樣地址,來尋址正弦ROM表進行相位-幅度變換,輸出不同的幅度編碼;再經DAC得到相應的階梯波;最后經LPF對階梯波進行平滑處理,即可得到由頻率控制字決定的連續變化的輸出正弦波。見圖2。

          DDS的輸出頻率fo、參考頻率fr、相位累加器長度N以及頻率控制字K之間的關系為:

          DDS的頻率分頻率為:

          由于DDS的最大輸出頻率受奈斯特取樣定理限制,所以fmax=f/2。

          2 PLL的結構及工作原理

          設計中通常采用數字鎖相頻率合成法,其基本結構由參考時鐘fr、VCO(壓控振蕩器)、程序分頻器(÷N)、PD(鑒相器)、LPF等組成。見圖3。

          當PLL達到穩定狀態后,若輸入信號為一固定頻率的正弦波,則VCO的輸出信號頻率經程序分頻器分頻后與輸入信號頻率相等,它們之間的相位差為一常值。這種狀態為環路的鎖定狀態。此時有:

          3 基于DDS的頻率合成器的設計

          3.1 電臺整機方案

          該電臺工作頻率范圍為2 MHz~500 MHz,具有調頻、調幅(包括單邊帶)、調相(QPSK)等功能,還可工作于跳擴頻方式。在短波頻段(2 MHz~30 MHz)要求調諧間隔為10 Hz,其余頻段為100 Hz。設計中采用二次變頻方案,第一中頻取160MHz,第二中頻取10.7 MHz。當然,對于160 MHz附近頻段,只采用一次變頻至10.7 MHz。第二中頻以下采用數字化處理。簡化原理框圖如圖4所示。

          3.2 頻率合成器方案

          頻率合成器須輸出第一本振、第二本振兩路信號。第二本振為固定頻率170.7 MHz,選用ADF4001 PLL電路,參考時鐘采用14.4 MHz溫度補償晶體振蕩器,環路鑒相頻率100 kHz。第一本振信號是由14.4 MHzTCXO(溫度補償晶體振蕩器)經DDS頻率合成器(選用AD9851)產生參考信號,再由PLL電路鎖定在工作頻率上。原理框圖如圖5所示。

          3.2.1 器件的選擇

          選用Analog Devices公司的DDS芯片AD9851,該芯片的最高工作時鐘為180 MHz,內部除了完整的高速DDS外,還集成了時鐘6倍頻器和一個高速比較器。本方案使用14.4 MHz TCXO,經6倍頻器產生86.4 MHz參考時鐘頻率,DDS輸出的頻率分辨率為:



          PLL選用National Semiconductor公司的雙頻率合成器電路LMX2335,其最高工作頻率1.1 GHz。

          3.2.2 工作頻率計算

          以短波頻段(2 MHz~30 MHz)為例,第一本振輸出頻率為:

          考慮到環路的鎖定時間,LMX2335的鑒相頻率取200 kHz左右,對于較大范圍調整頻率,可改變LMX233的程序分頻數N,例如:162 MHz~172 MHz,N取14×60=840;172 MHz~182 MHz,N取15×60=900;182 MHz~190 MHz,N取16×60=960。LMX233的參考分頻數R固定為60。DDS輸出頻率控制在11 MHz~13 MHz,可在小范圍內調整PLL的輸出頻率。下面以輸出162 MHz為例說明DDS頻率控制字K的算法。

          DDS輸出頻率為:

          頻率控制字K為:

          在162 MHz~172 MHz頻率范圍內,頻率誤差=0.020 116 567×14≈0.28 Hz。

          3.2.3 應注意的問題

          DDS的輸出應經過一中心頻率為12 MHz、帶寬為2 MHz的帶通濾波器。具體設計可使用Agilent ADS軟件。該電路是高速數?;旌想娐?,在制作印制電路板時,一定要注意數模干擾問題。為此,印制電路板一定要使用4層板。在進行電路布局時,將數字部分和模擬部分分開;將電源層分為數字電源和模擬電源;將地層分為數字地和模擬地。每個有源器件的電源都要加去耦電容,并且盡可能地靠近電源輸入處,以幫助濾除高頻噪聲。

          4 結束語

          目前頻率合成技術主要有直接頻率合成、PLL頻率合成、DDS這3種形式。由于PLL方式的頻率合成器存在高分辨率和快轉換速度之間的矛盾,而DDS方式的輸出帶寬又有限,因此在設計工作頻率寬、調協精度高的頻率合成器時,這兩種方式均不能滿足技術要求。但是,采用DDS+PLL方式,可以滿足高精度和寬頻帶的需要,其實現的難點是如何提高合成器輸出頻譜純度。在實際印制電路板制作中,DDS的良好接地和合理布線非常有助于系統設計的實現。



        關鍵詞: 時鐘 相位 頻率 低通

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 科技| 张家港市| 如东县| 射洪县| 天峻县| 营口市| 公安县| 平原县| 阿合奇县| 五大连池市| 资阳市| 保康县| 弥勒县| 襄垣县| 东台市| 舟山市| 普兰店市| 县级市| 阳信县| 平邑县| 吉林省| 萨迦县| 麦盖提县| 壤塘县| 新余市| 新闻| 楚雄市| 闽清县| 新竹市| 九江县| 永登县| 延吉市| 类乌齐县| 嵊泗县| 潮州市| 桂平市| 铜川市| 肃南| 正定县| 木兰县| 辉南县|