放大器與開關電容ADC接口的匹配方法
在現代無線接收器設計中,高采樣率的模數轉換器(ADC) 通常被用作中頻復合調制信號的采樣。基于CMOS開關電容的ADC因其低成本和低功耗而成為這類設計的首選。這類ADC的前端為非緩沖型,直接耦合至采樣網絡,所以ADC的輸入阻抗會隨時間(跟蹤和保持模式切換時)變化,這就對驅動ADC的放大器提出了挑戰。為了在驅動ADC的同時獲得極小的噪聲和信號失真,有必要設計一種無源網絡接口,實現寬帶噪聲抑制和采樣保持阻抗的變換,從而為驅動放大器提供一個更匹配的負載阻抗。本文將介紹如何在多個常用IF頻率下采用諧振法將采樣保持阻抗變換為可預測性的負載,從而更精確地設計抗混疊濾波器。
為了降低功耗,開關電容ADC省掉了ADC前端中的緩沖。ADC采樣保持放大器電路(SHA)由輸入開關、輸入采樣電容、采樣開關和放大器構成,如圖1所示,輸入開關直接連接著驅動器和采樣電容。輸入開關閉合時(跟蹤模式),驅動電路給輸入電容充電。輸入開關斷開時(保持模式),驅動電路與輸入電容分離。該ADC的跟蹤模式和保持模式的時間大致相等。
在SHA跟蹤模式下的ADC輸入阻抗與SHA保持模式下的ADC輸入阻抗是不一樣的,這就很難使ADC輸入阻抗與驅動器電路始終匹配。ADC在跟蹤模式下,輸入開關閉合,因此該模式下的輸入阻抗與驅動器電路應保持匹配。輸入阻抗隨頻率的變化主要取決于采樣電容以及信號通道中的寄生電容。為精確匹配阻抗,應對輸入阻抗的頻率相關性有所了解。如圖2為AD9236在0至1 GHz的輸入頻率下輸入阻抗隨頻率變化的曲線圖。
圖2中,藍色曲線和紅色曲線分別表示ADC輸入SHA在跟蹤模式和保持模式下的輸入阻抗虛部值(右縱軸)。可見,頻率100 MHz時,虛部阻抗會在大于4 pF(跟蹤模式)和1 pF(保
持模式)間變化。圖2中,輸入阻抗的實部為橙色曲線和綠色曲線(參見左縱軸)。與輸入開關斷開的保持模式相比,跟蹤模式下的阻抗比保持模式的小得多。與緩沖ADC的阻抗在整個額定帶寬內保持恒定不同,開關電容ADC的輸入阻抗在小于100 MHz輸入帶寬內會產生較大變化。這就給設計者帶來了巨大的挑戰,很難在一個給定頻率范圍內與系統特性阻抗保持充分匹配。
評論