新聞中心

        EEPW首頁 > 設計應用 > 端接未使用的低電壓差分信號總線輸入(圖)

        端接未使用的低電壓差分信號總線輸入(圖)

        ——
        作者:何浩然 時間:2007-02-06 來源: 收藏

          低電壓差分信號(lvds)是eia/tia-644標準中定義的總線技術。這種技術的特點是通過使用差分信號有較低的電壓擺幅,從而具備gbps數據速率的能力。這種技術相對單端技術的優勢包括消除差分線路上傳輸的兩個平衡信號的電磁干擾,加強了抗噪聲能力。但是,當并非所有的lvds輸入都使用的時候,我們必須注意,因為浮接輸入端可能會引入噪聲從而導致數據錯誤。所以當lvds輸入端不使用的時候需要進行合適的端接。
           圖1為不使用的lvds輸入端端接方案舉例。

         



           不使用的lvds輸入端將使用差分信號端間擺幅大于200mv的差分輸入電壓進行端接。
           假設理想的共模電壓為1.25v,且差分信號端間需要400mv的電壓,那么所需的電流為4ma。因此v1電壓為1.45v,v0電壓為1.05v。
           若vdd為2.5v,
        r1=(vdd-v1)/4ma=(2.5-1.45)/4ma=262.5ω
        r2=v0/4ma=1.05/4ma=262.5ω
           若vdd為3.3v,
        r1=(vdd-v1)/4ma=(3.3-1.45)/4ma=462.5ω
        r2=v0/4ma=1.05/4ma=262.5ω
        大多數lvds輸入的共模范圍很廣。例如,典型輸入共模電壓為1.25v的網絡器件其輸入共模范圍可能為0~1.8v。因此,只要在器件共模范圍內,信號端間的電壓差大于200mv,未使用的lvds輸入端就可以正確地被端接。換句話說,下面的端接方式也是可行的。
         
           若vdd=2.5v,
        r=(vdd-0.4)/4ma=(2.5-0.4)/4ma=525ω
           或 r=1kω,可以得到差模電壓約為227mv(>200mv)
           這種端接的方案減少了所需電阻的個數。不足之處是在印刷電路板上無法接觸lvds輸入的負端接端。


           使用同樣的端接方案,如果需要考慮到所占用的板空間,可以采用一組lvds輸入端接的方法。例如,10個正端子可以使用一個上拉電阻上拉。選擇這個上拉電阻值的時候,要考慮到保證所有差分端子間的電壓差大于200mv。
           這種方法組成圖4所示的等效輸入電阻網絡。
           若vdd=2.5v,r可以為100ω,提供220mv的差模電壓,計算公式如下;一組有10個正端子的網絡有10個并聯電阻,其等效阻抗為100ω。因此總電流為:
        i=vdd/(r+10)=2.5/(100+10)=22.73ma
           根據基爾霍夫電流定律,支路電流為:
        ib=22.73/10=2.273ma
           因此每個端子間的差模電壓為:
        vdiff=2.273ma

        上拉電阻相關文章:上拉電阻原理


        關鍵詞:

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 石台县| 甘谷县| 都匀市| 西藏| 余干县| 昌宁县| 博客| 泾源县| 塔城市| 耿马| 罗江县| 桓台县| 额济纳旗| 博乐市| 高州市| 玉溪市| 靖江市| 昌宁县| 海伦市| 陆河县| 浮梁县| 巴东县| 黄骅市| 南靖县| 西贡区| 高阳县| 静乐县| 东阿县| 嵩明县| 旺苍县| 株洲县| 隆安县| 广德县| 休宁县| 许昌市| 铜山县| 灌南县| 大兴区| 陕西省| 天津市| 广安市|