新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

        電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

        作者: 時間:2013-12-27 來源:網絡 收藏
        電平時,1、4管導通,2、3管截止,C端輸出低電平。

        本文引用地址:http://www.104case.com/article/227183.htm

        ③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出低電平。

        ④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

        注:

        將上述“與非”門、“或非”門邏輯符號的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號。而實現“與”、“或”功能的電路圖則必須在輸出端加上一個反向器,即加上一對CMOS管,因此,“與”門實際上比“與非”門復雜,延遲時間也長些,這一點在電路設計中要注意。6、三態門

        電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

        三態門的工作原理:

        當控制端C為“1”時,N型管3導通,同時,C端電平通過反向器后成為低電平,使P型管4導通,輸入端A的電平狀況可以通過3、4管到達輸出端B。當控制端C為“0”時,3、4管都截止,輸入端A的電平狀況無法到達輸出端B,輸出端B呈現高電阻的狀態,稱為“高阻態”。這個器件也稱作“帶控制端的傳輸門”。帶有一定驅動能力的三態門也稱作“緩沖器”,邏輯符號是一樣的。

        注:從CMOS等效電路或者真值表、邏輯表達式上都可以看出,把“0”和“1”換個位置,“與非”門就變成了“或非”門。對于“1”有效的信號是“與非”關系,對于“0”有效的信號是“或非”關系。上述圖中畫的邏輯器件符號均是正邏輯下的輸入、輸出關系,即對“1”(高電平)有效而言。而單片機中的多數控制信號是按照負有效(低電平有效)定義的。例如片選信號CS(Chip Select),指該信號為“0”時具有字符標明的意義,即該信號為“0”表示該芯片被選中。因此,“或非”門的邏輯符號也可以畫成下圖。

        電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

        7、組合邏輯電路

        “與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關等。組合邏輯電路的實現可以使用現成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實現。


        上一頁 1 2 下一頁

        評論


        技術專區

        關閉
        主站蜘蛛池模板: 读书| 双牌县| 浙江省| 双鸭山市| 成武县| 香河县| 淮北市| 大名县| 沁源县| 绍兴市| 舒城县| 峨眉山市| 门头沟区| 潜江市| 磐安县| 汝州市| 通河县| 禹州市| 龙游县| 白玉县| 平邑县| 吉林省| 西畴县| 通州市| 香格里拉县| 涟源市| 澳门| 高尔夫| 徐汇区| 蒙自县| 萨迦县| 兰坪| 伊宁县| 高邑县| 梨树县| 肃宁县| 阿合奇县| 石景山区| 麦盖提县| 定远县| 台北市|