新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > Simulink軟件平臺仿真LUTs技術(shù)實(shí)現(xiàn)NCOs

        Simulink軟件平臺仿真LUTs技術(shù)實(shí)現(xiàn)NCOs

        作者: 時間:2010-04-14 來源:網(wǎng)絡(luò) 收藏

          來自某位的抽頭,可以組合為一個矢量生成該位的抖動。實(shí)際實(shí)現(xiàn)時,可以采用較長的移位寄存器。移位寄存器越長,則輸出的抖動越接近隨機(jī)的性質(zhì)。

          下面分析相位加抖數(shù)據(jù)位數(shù)d對SFDR的影響。圖7~圖9分別為d=b-3,b+3,b三種情況的波形,其中b為累加器控制字小數(shù)部分的位數(shù)。

          加抖位數(shù)d=6-3時,僅對整數(shù)位產(chǎn)生0~1/8的影響。此時將SFDR提高了1 dB。可見,增加過少位數(shù)的抖動,僅對相位的截?cái)嘤泻苄〉挠绊?,對改變雜波極為有限。

          加抖位數(shù)d=b+3時,可以對整數(shù)位產(chǎn)生0~8的影響。此時將SFDR提高了9 dB。但同時可以看到,由于增加抖動的位數(shù)過多,雖然消除了雜波,但同時也提高了整個頻譜的噪聲電平。

          加抖位數(shù)d=b時,可以對整個整數(shù)位產(chǎn)生0~1影響。此時將SFDR提高到106 dB。同時可以看到,由于增加抖動的位數(shù)恰當(dāng),既消除了雜波,又提高了整個頻譜的噪聲電平。

          在用FPGA實(shí)現(xiàn)時,通過相位加噪可以提高整個輸出頻率的SFDR性能。但從圖3,圖6比較可以看出,在整個電路中串入了加法器,且關(guān)鍵路徑包含了兩個部分Dithering和的加法器,因而限制了整個設(shè)計(jì)的最大時鐘頻率。

          3 結(jié) 語

          在數(shù)字通訊中起著非常重要的作用,在FPGA實(shí)現(xiàn)時,它可以由一個累加器和一個輸出頻率由步長定義的正弦波查找表的數(shù)字硬件構(gòu)成。 SFDR是表明合成正弦波譜純度性能的參數(shù)。證明,在NCOs累加器輸出的相位中加入抖動,以提高SFDR性能,是一種簡單有效、低成本的方法。


        上一頁 1 2 3 4 下一頁

        關(guān)鍵詞: Simulink 仿真 LUTs技術(shù) NCOs

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 镇赉县| 嘉鱼县| 大姚县| 聂拉木县| 三都| 卫辉市| 长顺县| 富阳市| 饶河县| 双流县| 星座| 伊吾县| 石河子市| 闻喜县| 门源| 南郑县| 遵义县| 陆丰市| 桓仁| 东莞市| 泗水县| 崇文区| 中方县| 泗洪县| 萨迦县| 济阳县| 昌黎县| 长垣县| 子洲县| 敖汉旗| 栾川县| 正宁县| 瓦房店市| 松潘县| 乌什县| 鄂尔多斯市| 六盘水市| 刚察县| 海淀区| 鸡泽县| 怀安县|