新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于數據選擇器和D觸發器的多輸入時序電路

        基于數據選擇器和D觸發器的多輸入時序電路

        作者: 時間:2010-08-19 來源:網絡 收藏

          在時序邏輯電路設計中,遵循的設計準則是:在保證所設計的時序邏輯電路具有正確功能的前提下,觸發器的激勵函數應最小化,從而簡化電路結構。用卡諾圖法或公式法化簡觸發器的激勵函數,在多輸入變量時相當繁瑣甚至難以進行。因此,需要尋求多輸入時序邏輯電路簡捷設計方法。本文給出多輸入變量時序邏輯網絡的一種新型結構:將進行組合,構成既有存儲功能又有數據選擇功能的多輸入時序網絡,并給出設計過程中不需要進行函數化簡的設計技術。

          1 基本原理

          1.1 基本多輸入時序網絡

          1.1.1 多輸入時序網絡的基本形式

          用1個和1個2選1構成多輸入時序網絡的基本電路,如圖1所示。

        多輸入時序網絡的基本形式

          圖1中,觸發器的現態輸出Qn作為的A選擇輸入變量,數據選擇器的Y輸出作為觸發器的D輸入信號,數據選擇器的輸入端D0,D1作為所構成時序網絡的外部信號輸入端。

          1.1.2 多輸入時序網絡基本電路的狀態方程

          由的特性方程Qn+1=D、數據選擇器的輸出邏輯表達式公式的關系,得多輸入時序網絡基本電路的狀態方程:

        公式

          寫成矩陣形式為:

        公式


        上一頁 1 2 3 4 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 汶川县| 顺昌县| 资源县| 饶阳县| 凤城市| 衡阳市| 武邑县| 邵阳市| 屯门区| 灵璧县| 叙永县| 家居| 邵东县| 崇信县| 怀来县| 邵武市| 平原县| 灵川县| 宜黄县| 邵阳市| 淮安市| 武宣县| 井冈山市| 兖州市| 曲阜市| 沂源县| 克拉玛依市| 阜宁县| 类乌齐县| 通城县| 蛟河市| 芦山县| 登封市| 湟中县| 上思县| 麟游县| 赤峰市| 寿宁县| 广东省| 昭觉县| 城固县|