新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > I/Q 調制器 ADI ADL5370 與雙通道、1 GSPS 高速DAC AD9779A 實現接口

        I/Q 調制器 ADI ADL5370 與雙通道、1 GSPS 高速DAC AD9779A 實現接口

        作者: 時間:2011-03-31 來源:網絡 收藏

        電路功能與優勢

        本電路在I/Q調制器與高速DAC 之間提供一種簡單有效的接口。由于 具有相同的偏置電平和相似的高信噪比(SNR),因而二者可實現良好匹配。利用匹配的 500 mV 偏置電平,可實現“無縫”接口,且無需使用電平轉換網絡,相應地也不會因增添元件而增加噪聲和插入損耗。加入限幅電阻(RSLI、RSLQ)可以適當調整DAC 擺幅,同時分辨率或 0.5 V 偏置電平則不受影響。各器件的高信噪比使整個電路保持高信噪比。

        電路描述

        用于以最少的元件與ADI公司TxDAC?系列轉換器(AD97xx)實現接口,其基帶輸入要求采用 500 mV 的直流共模偏置電壓。 每路輸出的擺幅為 0 mA 至 20 mA,因此在各 DAC 輸出端配置一個 50 ? 接地電阻,便可提供所需的 500 mV 直流偏置電壓。僅配置四個 50 ? 電阻時,每個引腳上的電壓擺幅為 1 V 峰峰值,這使得每個輸入對上的差分電壓擺幅為 2 V 峰峰值。

        在接口中增加電阻RSLI和RSLQ之后,可以減小DAC的輸出擺幅,而DAC分辨率則不受影響。如圖 1所示,該電阻配置在差分對兩側之間,用作分流電阻,具有減小交流擺幅的作用,但不會改變已由 50 ?電阻確立的直流偏置電壓和DAC輸出電流。



        圖 2 該交流限幅電阻值根據所需的交流電壓擺幅來選擇。 所示為使用 50 ?偏置設置電阻時,限幅電阻與其產生的峰峰值交流擺幅之間的關系。請注意,ADI公司的所有I/Q調制器均在其基帶輸入上提供相對較高的輸入阻抗(通常大于 1 k?)。因此,I/Q調制器的輸入阻抗將不會影響DAC輸出信號的量程。

        驅動調制器時,一般需要用低通濾波器對 DAC 輸出進行濾波,以便消除鏡像頻率。以上接口非常適合接入這種濾波器。低通濾波器可以插入在直流偏置設置電阻與交流限幅電阻之間,這樣可確定濾波器的輸入與輸出阻抗。 圖 3為一個模擬濾波器示例,它采用三階橢圓濾波器,其 3 dB頻率為 3 MHz。輸入與輸出阻抗匹配有助于簡化濾波器設計,因此所選分流電阻為 100 ?;對于 0 mA至 20 mA DAC滿量程輸出電流,該電阻可產生 1 V峰峰值差分交流擺幅。在實際應用中,用標準值元件,再配合I/Q調制器的輸入阻抗(2900 k?,與幾pF輸入電容并聯)會略微改變本電路的頻率響應特性。

        圖3. DAC調制器與3 MHz、三階、低通濾波器接口(計算得出的器件值)

        ADL5370 的所有電源引腳都必須連至同一 5 V 電源。相同名稱的相鄰引腳可以連在一起,并采用 0.1 μF 電容對一個大面積接地層去耦。這些電容應盡可能靠近器件。電源電壓的范圍為 4.75 V 至 5.25 V。

        COM1 引腳、COM2 引腳、COM3 引腳和COM4 引腳應通過低阻抗路徑連至同一接地層。封裝下側的裸露焊盤也應焊接至低熱阻抗和電阻抗接地層。如果接地層跨越電路板上的多層,則這些層應利用裸露焊盤下面的 9 個過孔拼接在一起。 應用筆記AN-772詳細討論了LFCSP_VQ的熱接地和電接地。

        [附件:I/Q 調制器ADL5370 與雙通道、1 GSPS 高速DAC AD9779A 實現接口]



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 渭源县| 清原| 梅州市| 金山区| 安溪县| 临泉县| 吉木萨尔县| 江西省| 公安县| 隆德县| 哈巴河县| 汾西县| 邵阳市| 宜昌市| 韶关市| 和政县| 台北县| 普格县| 商洛市| 凭祥市| 桐梓县| 博爱县| 卫辉市| 龙江县| 顺平县| 镇原县| 大冶市| 建瓯市| 阿勒泰市| 南充市| 昔阳县| 黔江区| 达尔| 博兴县| 尖扎县| 大城县| 横峰县| 雷州市| 乐山市| 页游| 鄂温|