新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 利用WM8741的音頻解碼器設計方案

        利用WM8741的音頻解碼器設計方案

        作者: 時間:2012-02-22 來源:網絡 收藏
        s: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">

        WM874l內部的主時鐘檢測電路自動確定主時鐘MCLK與采樣時鐘LRCLK關系,并確定最終采樣速率。盡管允許MCLK有一定的相位延遲和抖動,但設計時也應盡量使MCLK與LRCLK同步。數模轉換完成后,引腳VOULP、VOULN輸出左聲道的差分模擬電壓信號,引腳VOURP、VOURN輸出右聲道的差分模擬電壓信號。數字電路部分工作電壓為3.3 V,模擬部分電源電壓為5 V。所有電源引腳都連接一只10μF鉭電容和一只0.1μF陶瓷電容進行去耦濾波。數字地與模擬地之間通過一個磁珠連接,以減弱干擾。
        3.4 模擬信號調理模塊
        輸出的模擬信號中夾雜高次諧波分量,因此需經低通濾波濾除高頻噪聲,進而得到較為純凈的模擬信號。濾波電路采用LM4562型運算放大器。對于數模轉換電路,在D/A轉換器的后面需采用3階濾波器才能達到防混疊要求。由LM4562外加電阻電容組成的三階巴特沃斯低通濾波器,如圖3所示。濾波器是單位增益,通頻帶內平坦度好。經濾波后的信號可直接作為解碼器的平衡信號輸出。當以RCA接口輸出時,還需把差分信號轉換為單端信號,該轉換電路是由一片LM4562組成的差動放大電路。單端信號經一只10μF的隔直電容輸出到RCA接口。LM4562采用單獨的±12 V電源供電。

        3.5 設計中應注意的問題
        繪制PCB時應注意合理布局,數字元件與模擬元件應分開放置。CS8416的鎖相環的外部濾波電阻電容的布局會影響到音頻時鐘重建的質量,電容應盡量靠近FILT引腳放置,且最好在同一平面上,附近最好不要有過孔。

        4 結束語
        設計實現一個具有24位、192 kHz的采樣率的數字。該解碼器無需MCU控制,電路簡單、穩定性高。但由于采用硬件控制模式,電路配置具有一定局限性。如果要進一步增加其功能可增加一片MCU,采用軟件控制模式,實現人機交互操作。WM8741優異性能使該解碼器輸出具有較高的動態范圍,極低的噪聲,可應用于不同的音頻產品。


        上一頁 1 2 下一頁

        關鍵詞: WM8741 音頻解碼器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 新闻| 达日县| 金华市| 滨海县| 石阡县| 津市市| 环江| 涞水县| 杭锦旗| 连城县| 电白县| 扶风县| 磐石市| 乌海市| 吕梁市| 专栏| 乌什县| 冀州市| 屏东县| 炉霍县| 治县。| 东丰县| 左贡县| 兴安县| 青州市| 富川| 栖霞市| 乌兰县| 蒙阴县| 裕民县| 安化县| 阜康市| 齐齐哈尔市| 朝阳区| 金溪县| 隆昌县| 大关县| 屏东县| 高雄县| 安平县| 兰西县|