新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 通用陣列邏輯GAL簡介

        通用陣列邏輯GAL簡介

        作者: 時間:2013-05-13 來源:網絡 收藏
        是眾多英文單詞的縮寫,分別涉及電子、物理、游戲等領域,但是在電子行業中指的是通用(Generic Array Logic),是簡單PLD其中的一種。電子發燒友網小編帶大家一起來深入了解什么是的優點和GAL的基本結構等知識。

          什么是GAL?

          GAL,generic array logic的簡稱,意為通用。GAL器件是從PAL發現過來的,采用了EECMOS工藝使得該器件的編程非常方便,另外由于其輸出采用了宏單元結構(OLMC—Output Logic Macro Cell),使得電路的邏輯設計更加靈活。

          GAL的優點

          1.具有電可擦除的功能,克服了采用熔斷絲技術只能一次編程的缺點,其可改寫的次數超過100次;

          2.由于采用了輸出宏單元結構,用戶可根據需要進行組態,一片GAL器件可以實現各種組態的PAL器件輸出結構的邏輯功能,給電路設計帶來極大的方便;

          3.具有加密的功能,保護了知識產權;

          4.在器件中開設了一個存儲區域用來存放識別標志——即電子標簽的功能。

          GAL器件的基本結構

          GAL有五個部分組成,分別是輸入端、與部分、輸出宏單元、系統時鐘和輸出三態控制端。

          1.輸入端:GAL16V8的2~9腳共8個輸入端,每個輸入端有一個緩沖器,并由緩沖器引出兩個互補的輸出到與陣列;

          2.與陣列部分:它由8根輸入及8根輸出各引出兩根互補的輸出構成32列,即與項的變量個數為16;8根輸出每個輸出對應于一個8輸入或門(相當于每個輸出包含8個與項)構成64行,即GAL16V8的與陣列為一個32×64的陣列,共2048個可編程單元(或結點);

          3.輸出宏單元:GAL16V8共有8個輸出宏單元,分別對應于12~19腳。每個宏單元的電路可以通過編程實現所有PAL輸出結構實現的功能;

          4.系統時鐘:GAL16V8的1腳為系統時鐘輸入端,與每個輸出宏單元中D觸發器時鐘輸入端相連,可見GAL器件只能實現同步時序電路,而無法實現異步的時序電路;

          5.輸出三態控制端:GAL16V8的11腳為器件的三態控制公共端。



        關鍵詞: 陣列 邏輯 GAL

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 鲜城| 长海县| 凤城市| 九龙县| 永仁县| 九江县| 石柱| 军事| 鱼台县| 丹寨县| 河间市| 锡林浩特市| 绥棱县| 揭东县| 崇州市| 红原县| 大足县| 鹰潭市| 普陀区| 新竹县| 临江市| 莎车县| 庄浪县| 诏安县| 基隆市| 宜章县| 建平县| 梁河县| 青岛市| 腾冲县| 仙游县| 罗甸县| 容城县| 胶州市| 怀集县| 稻城县| 错那县| 麻栗坡县| 浪卡子县| 平利县| 延安市|