EDA工具提供便攜高效設計環境
我國的便攜能源消費市場會比2011年提高30%-50%的購買量。隨著FPGA硅芯片的更新換代,FPGA產品的門數量不斷增加,性能與專門功能逐漸加強,使得FPGA在電子系統領域能夠取代此前只有ASIC和ASSP才能發揮的作用。但是,FPGA必須有適當的設計工具輔助,讓設計人員充分發揮其作用,否則再好的產品也毫無意義。
針對混合系統構架開發,提供快速系統建模平臺Impulse C進行系統模型的搭建。
如今FPGA已進入硅片融合時代,集成了DSP、ARM等,這種混合系統架構需要更好的開發環境,如嵌入式軟件工具OS支持、DSP編程、基于C語言的編程工具、系統互聯、綜合和仿真以及時序分析。為此,Aldec(阿爾戴)公司針對混合系統構架開發,提供了先進的基于ESL(Electronic System Level)的快速系統建模平臺Impulse C進行系統模型的搭建。在此環境下,設計師可以采用高級語言C對系統進行描述,快速建立目標系統模型,并進行驗證。一旦系統模型建立,就可以在Impulse C環境中,對所建立的系統模型進行軟硬件劃分及協同驗證,以確保所建系統模型能夠滿足目標系統的要求,然后通過C綜合手段,將系統的硬件部分自動優化到目標FPGA中,同時自動生成系統軟硬件接口和互聯信息。
對于C語言綜合方案,Aldec的Impulse C可提供從基于C語言的設計/算法到RTL級描述的快速、可靠轉化;可提供完整可靠的系統設計驗證、豐富的系統優化手段、廣泛的目標平臺支持。Impulse C還支持嵌入式軟硬件加速系統及計算加速系統設計。基于C的應用,通過Impulse C轉化后的HDL代碼,為后期靜態規則檢測、動態驗證及設計評測提供來源和依據,從而保證HDL設計的可靠性。
針對FPGA設計,Aldec提供了業內領先的完備的設計驗證解決方案,其中Active-HDL是管理、開發、輸入、仿真及驗證分析系統。它集成了FPGA設計中的各種工具,集多種設計輸入手段、仿真調試技術、廠商與第三方的綜合和實現工具以及所有主流廠商的庫于一體,為工程師提供了一個易用、功能強大、性能優越、高效的解決方案,使設計師能夠以最快的速度設計出復雜、性價比更高的電子產品,大大縮短產品的設計周期。Active-HDL提供多種設計輸入支持,通過采用多種專利技術極大地提高了仿真速度,工具可支持單內核混合仿真。此外,Active-HDL還提供多種實用且功能強大的時序分析及糾錯手段,加快了調試進程并最大限度地保證了可靠性。
對于靜態規則檢查,Aldec提供Alint作為全面、高效、多層次的規則檢查工具。Alint采用PBL(Phase-Based Linting)方法學的檢查原理,提供對主流規則庫(如STARC、DO-254、RMM等)的支持,從設計輸入入手,保證后期邏輯實現的質量及可靠性,進而縮短開發周期,降低成本。
針對更高的仿真驗證加速需求,Aldec提供了HES硬件實物級仿真驗證加速平臺,該平臺有多項專有技術保證仿真驗證速度在數量級上的飛躍,同時實物驗證環境保障了邏輯設計的可靠性。
總之,Aldec的工具可提供便捷高效的設計環境、安全可靠的設計保障及顯著的設計/驗證/仿真效率。
第三方專業EDA工具需求持續增長
FPGA的應用范圍越來越廣,這給第三方工具和開發平臺提供商帶來了新的商機與挑戰。
目前的主流FPGA器件廠商也提供部分開發套件,但是這些開發工具大都只能滿足基本開發流程所需的功能,并主要側重于后端的綜合、布局布線、FPGA芯片的物理結構及新器件的開發,對于最為重要的前端設計、驗證和評測支持甚少,這些都需要專業的第三方EDA工具提供支持。
隨著專業化分工越來越細,FPGA器件廠商將大量精力投入到FPGA器件工藝的升級換代、提高集成化程度、降低功耗、擴充硬件功能等方面,而可編程芯片的軟件設計、驗證等則需要越來越強大的第三方EDA工具的支持。第三方專業EDA廠商會將主要精力投放在可編程器件設計驗證專業軟件的開發,并旨在提高設計的效率、可靠性和精度上,而FPGA供應商則專注于提供性能更好、集成度更
評論