新聞中心

        EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 錯誤使用派生時鐘對邏輯時序的影響

        錯誤使用派生時鐘對邏輯時序的影響

        作者: 時間:2013-09-10 來源:網(wǎng)絡(luò) 收藏
        FORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; webkit-text-size-adjust: auto; webkit-text-stroke-width: 0px">  begin

          MCLKB3 《= MCLK_EXT;

          MCLKB2 《= MCLKB3;

          MCLKB 《= MCLKB2;

          MCLK 《= MCLKB | MCLKB2 | MCLKB3;

          end

          end

          兩個從邏輯功能上看是一樣的,但修改后因為只使用CLK48M時鐘,邏輯都是以CLK48M為觸發(fā)時鐘,省去了一級觸發(fā)器的延時,于是大大縮短了從源到目的寄存器的延時。提高了最高時鐘速率。編譯后打印CLK48M系統(tǒng)時鐘最高頻率信息如下:

          Info: Clock “CLK48M” has Internal fmax of 77.08 MHz between source register “img_lgc:img|DATABUF[13]” and destination register “img_lgc:img|CAM_D[6]” (period= 12.974 ns)

          可以看到CLK48M最高頻率可以達(dá)到77.08M,這個頻率是由“img_lgc:img|DATABUF[13]”到“img_lgc:img|CAM_D[6]”之間的路徑?jīng)Q定的。后面再繼續(xù)針對該網(wǎng)絡(luò)做優(yōu)化。

          這種使用衍生時鐘的方法是很多人邏輯設(shè)計中存在的錯誤(因為對時序影響非常嚴(yán)重,所以這里稱它為一個錯誤也不為過),因為比較有典型性,所以特意整理了一下,希望引起初級邏輯工程師的注意。


        上一頁 1 2 下一頁

        關(guān)鍵詞: 派生時鐘 邏輯時序

        評論


        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 博客| 托克托县| 巴彦县| 井研县| 高要市| 乌兰浩特市| 胶州市| 琼结县| 永昌县| 科技| 忻州市| 固镇县| 万年县| 白朗县| 水城县| 荔波县| 威信县| 嘉黎县| 清远市| 胶南市| 庄浪县| 师宗县| 阳新县| 山阴县| 福泉市| 太和县| 鄯善县| 荆门市| 铁岭县| 昭觉县| 乌拉特前旗| 永康市| 琼结县| 阿鲁科尔沁旗| 安龙县| 翁牛特旗| 子长县| SHOW| 维西| 永嘉县| 密山市|