新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 基于增益提高技術的高速CMOS運算放大器的設計與實現

        基于增益提高技術的高速CMOS運算放大器的設計與實現

        作者: 時間:2013-11-05 來源:網絡 收藏
        本文設計了一種用于高速ADC中的高速高增益的全差分CMOS。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運放。設計基于SMIC 0.25 μm CMOS工藝,在Cadence環境下對電路進行Spectre仿真。仿真結果表明,在2.5 V單電源電壓下驅動2 pF負載時,運放的直流增益可達到124 dB,單位增益帶寬720 MHz,轉換速率高達885 V/μs,達到0.1%的穩定精度的建立時間只需4 ns,共模抑制比153 dB。
        基于增益提高技術的高速CMOS運算放大器的設計與實現


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 鞍山市| 阿克| 呈贡县| 紫云| 林州市| 利辛县| 沾化县| 祁门县| 新乐市| 罗定市| 沧州市| 上思县| 隆德县| 鄂托克旗| 云安县| 于田县| 杭锦后旗| 德安县| 揭阳市| 凤翔县| 志丹县| 尼玛县| 宁强县| 景宁| 柞水县| 台北县| 夏河县| 双柏县| 大悟县| 吉安市| 绥滨县| 哈巴河县| 普格县| 织金县| 廉江市| 成安县| 郑州市| 芒康县| 大同市| 洛宁县| 砚山县|