新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 高速異步FIFO的設計與實現

        高速異步FIFO的設計與實現

        作者: 時間:2018-09-11 來源:網絡 收藏

        本文引用地址:http://www.104case.com/article/201809/388913.htm

          3 仿真驗證

          基于以上的分析結合實際本文構造了一個8192x8的,用MODELSIM進行仿真。對該異步編寫測試向量進行仿真,如圖2所示。


        圖2仿真波形圖

          圖2中,WClk為寫時鐘,Writeen_in為寫使能,Full_out為滿信號,Data_in為數據入,RClk為讀時鐘,ReadEn_in為讀時能,Empty_out為空信號,Data_out為數據出,Clear_in為系統清零信號。上面部分為寫地址產生模塊部分的信號波形,從圖2中可以看出.在寫時鐘的上升沿.在寫時能為高有效期間擻據開始輸入到RAM里面,而在讀時鐘的上升沿,在讀時能有效時,在本仿真時間的195ns處.開始輸出數據。將程序下載到LATTICE公司的FPGA芯片中,經過測試驗證,系統的時鐘頻率可達33MHz。

          4 總結

          本文主要研究了用FPGA芯片實現異步的一種方法。詳細闡述了空,滿標志信號的產生方法。按照以上思想所設計的異步FIFO已經在實際電路中得到了應用。實踐證明他可以解決大多數異步FIFO電路常見的錯誤。同時增加了系統的可靠性和應用靈活性。

          本文作者創新點:通過對FPGA芯片內部EBRSRAM的深入研究.提出了一種利用格雷碼對地址進行編碼的異步FIFO設計方案。實踐證明.增加了系統可靠性和應用靈活性。


        上一頁 1 2 下一頁

        關鍵詞: FIFO 高速異步

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 濮阳市| 青田县| 淮滨县| 阿拉善左旗| 百色市| 麟游县| 通州区| 进贤县| 清新县| 灵山县| 新和县| 定兴县| 东兰县| 安岳县| 西华县| 张家界市| 上栗县| 建湖县| 徐水县| 苍梧县| 顺昌县| 清水县| 揭东县| 临澧县| 长泰县| 稻城县| 于都县| 基隆市| 保亭| 海口市| 稷山县| 华宁县| 濉溪县| 咸宁市| 库伦旗| 延吉市| 项城市| 绥德县| 察雅县| 晋州市| 皮山县|