新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA設計中不建議使用的電路,你知道嗎

        FPGA設計中不建議使用的電路,你知道嗎

        作者: 時間:2018-08-07 來源:網絡 收藏

        1、不建議組合邏輯時鐘或門控時鐘。組合邏輯和門控時鐘很容易產生毛刺,用組合邏輯的輸出作為時鐘很容易使系統產生誤動作。

        本文引用地址:http://www.104case.com/article/201808/385637.htm

        2、 不建議行波時鐘。行波記數器雖然原理簡單,設計方便,但級連時鐘(行波時鐘)最容易造成時鐘偏差(△T),級數多了,很可能會影響其控制的觸發器的建立/保持時間,使設計難度加大。轉換的方法是采用同步記數器,同步計數器用原理圖描述可能較難,但用HDL語言很簡單就可以描述一個4位計數器。

        3、盡量避免采用多個時鐘,多觸發器的使能端來解決。在可編程邏輯器件設計時,由于時鐘建立應盡量避免采用多時鐘網絡,或者采用適當的措施減少時鐘的個數,使用頻率低的時鐘盡量簡化消除。

        4、觸發器的置/復位端盡量避免出現毛刺,及自我復位等,最好只用一個全局復位信號。

        5、中盡量避免“死循環”,如RS觸發器等。

        6、禁止時鐘在不同可編程器件中級連,盡量降低時鐘到各個器件時鐘偏差值。



        關鍵詞: FPGA設計 使用 電路

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 东至县| 衡东县| 镇赉县| 射洪县| 郓城县| 曲阳县| 海伦市| 象州县| 如东县| 蒙山县| 手机| 武乡县| 兴宁市| 葵青区| 霍林郭勒市| 阿拉尔市| 隆林| 浑源县| 新平| 贵州省| 攀枝花市| 达日县| 腾冲县| 汨罗市| 吉安县| 双鸭山市| 松江区| 大同市| 九寨沟县| 勃利县| 阿瓦提县| 五河县| 星座| 东台市| 英吉沙县| 庐江县| 江永县| 申扎县| 额敏县| 阿尔山市| 霞浦县|