新聞中心

        EEPW首頁 > 嵌入式系統 > 新品快遞 > AccelerComm與Achronix實現5G極化碼與Speedcore eFPGA集成來支持客戶5G方案快速上市

        AccelerComm與Achronix實現5G極化碼與Speedcore eFPGA集成來支持客戶5G方案快速上市

        作者: 時間:2018-03-28 來源:電子產品世界 收藏

          基于現場可編程門陣列(FPGA)的硬件加速器器件和嵌入式FPGA()領域內的領導性企業半導體公司( Semiconductor Corporation)日前宣布:與專注于下一代無線通信加速的半導體知識產權(IP)企業AccelerComm有限公司達成合作。AccelerComm專利申請中的極化碼(Polar Code)已經被移植到的FPGA產品組合中,從而支持客戶實現更快速的產品上市,并為使用New Radio新無線的5G增強移動寬帶(eMBB)技術方案提供客制化服務。AccelerComm的IP已經被集成到ACE設計工具中,以用于Achronix的SpeedcoreTM 嵌入式FPGA()技術。

        本文引用地址:http://www.104case.com/article/201803/377539.htm

          極性前向糾錯(Forward Error Correction,FEC)碼被用于高性能5G系統中的控制通道。AccelerComm的極化碼解決方案基于一種獨特的存儲架構,可在正確的時間將正確的信息傳送給正確的處理單元,從而改善硬件效率、功率效率和延遲性。隨著這款IP適用于Achronix Speedcore 陣列結構,可實現比其它可選的、基于軟件的方法更低的功耗和更高的吞吐量。在搭載了eFPGA的特定用途集成電路(ASIC)或系統級芯片(SoC)中實例化極化碼IP,可使集成化解決方案具有最小的通信延遲和最低的功耗。

          “我們非常高興能夠與AccelerComm合作,來進一步豐富Achronix的合作伙伴計劃,”Achronix產品規劃和業務發展高級總監Mike Fitton說道。“通過在我們的eFPGA中將AccelerComm行業領先的極化碼實現實例化,能夠支持搭載了Speedcore eFPGA的ASIC和SoC通過更新來支持全新標準。我們看到,對新需求和新興標準進行靈活再編程的能力,將成為高性價比的部署5G的基本條件。”

          Achronix和AccelerComm將繼續為未來的5G版本開發解決方案。“5G標準需要創新性的開發活動,特別是需要開發超可靠、低延遲通信和大規模機器類通信所需的新特性。”AccelerComm董事長兼代理首席執行官Tom Cronk評論道。“5G Release 16規范中的這些新元素要求面向新出現的波形和新編碼進行創新。AccelerComm在IP工程中的卓越表現加上Achronix靈活的硬件加速產品組合,可為客戶提供一種強大的手段來支持永不過時的通信基礎設施部署。”



        關鍵詞: Achronix eFPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 集贤县| 青铜峡市| 门源| 五河县| 肃宁县| 长治县| 余江县| 湘潭市| 亚东县| 阿拉善盟| 庆云县| 辉南县| 元朗区| 西林县| 北宁市| 平利县| 漳平市| 房山区| 黄冈市| 佛坪县| 涿州市| 讷河市| 惠州市| 岐山县| 扎鲁特旗| 高安市| 隆昌县| 贡嘎县| 思茅市| 晋宁县| 隆子县| 涪陵区| 琼海市| 金门县| 汝州市| 汪清县| 无极县| 贵港市| 安阳市| 库尔勒市| 合江县|