新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > PCIe 3.0的接收機物理層測試方案

        PCIe 3.0的接收機物理層測試方案

        作者: 時間:2017-02-06 來源:網絡 收藏


        PCIE 3.0接收端抖動容限測試設置及連接示意圖及測試結果:



        接收機測試推薦使用的碼型為Modified Compliance Pattern;對于Add-In Card被測件來說,誤碼測試儀輸出的100MHz的時鐘需要連接到CBB板的時鐘輸入端口;對于System被測件來說,CLB板上來自于被測系統的100MHz時鐘輸出需要連接到誤碼儀的參考時鐘輸入,經過規范要求的PLL濾波后,用于驅動儀器的信號傳輸。誤碼儀做誤碼檢測時需要過濾到為了信號同步而插入的SKP碼。

        上一頁 1 2 3 下一頁

        評論


        技術專區

        關閉
        主站蜘蛛池模板: 庆云县| 靖安县| 特克斯县| 上虞市| 襄汾县| 阿尔山市| 都兰县| 虹口区| 巴马| 天祝| 大连市| 呼玛县| 通山县| 孝昌县| 谷城县| 都昌县| 萍乡市| 阿尔山市| 宝山区| 介休市| 托里县| 鲁山县| 安远县| 大同县| 蒙山县| 临朐县| 秦安县| 南召县| 杂多县| 合江县| 石家庄市| 通道| 新野县| 富源县| 景宁| 满洲里市| 安庆市| 大渡口区| 苗栗县| 农安县| 涡阳县|