新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > RS232 RS422 LVDS電平

        RS232 RS422 LVDS電平

        作者: 時間:2016-12-14 來源:網絡 收藏
        232電平
        232電平或者說串口電平,(RS232)得電平,采用負邏輯,
        -15v ~ -3v 代表1
        +3v ~ +15v 代表0
        RS485電平
        RS485電平 和RS422電平 由于兩者均采用差分傳輸(平衡傳輸)的方式,所以他們的電平方式,一般有兩個引腳 A,B
        發送端 AB間的電壓差
        +2 ~ +6v 1
        -2 ~ -6v 0
        接收端 AB間的電壓差
        大于 +200mv 1
        小于 -200mv 0
        定義邏輯1為B>A的狀態
        定義邏輯0為A>B的狀態
        AB之間的電壓差不小于200mv
        TTL電平
        TTL:Transistor-Transistor Logic 三極管結構。TTL電平輸入腳懸空時是內部認為是高電平。要下拉的話應用1k以下電阻下拉。TTL輸出不能驅動CMOS輸入。
        5V TTL:
        Vcc:5.0V;VOH>=2.4V;VOL<=0.5V;VIH >=2V;VIL <=0.8V。
        3.3V LVTTL:
        Vcc:3.3V;VOH>=2.4V;VOL<=0.4V;VIH>=2V;VIL<=0.8V。
        2.5V LVTTL:
        Vcc:2.5V;VOH>=2.0V;VOL<=0.2V;VIH>=1.7V;VIL<=0.7V。
        CMOS電平:
        CMOS:Complementary Metal Oxide Semiconductor(PMOS+NMOS)。相對TTL有了更大的噪聲容限,輸入阻抗遠大于TTL輸入阻抗
        5.0V CMOS:
        VOH>=4.45V;VOL<=0.5V;VIH>=3.5V;VIL<=1.5V。
        3.3V LVCMOS:
        Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。
        2.5V LVCMOS:
        Vcc:2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。
        LVDS電平
        LVDS:Low Voltage Differential Signaling
        差分對輸入輸出,內部有一個恒流源3.5-4mA,在差分線上改變方向來表示0和1。通過外部的100歐匹配電阻(并在差分線上靠近接收端)轉換為±350mV的差分電平。
        LVDS使用注意:可以達到600M以上,PCB要求較高,差分線要求嚴格等長,差最好不超過10mil(0.25mm)。100歐電阻離接收端距離不能超過500mil,最好控制在300mil以內。



        關鍵詞: RS232RS422LVDS電

        評論


        技術專區

        關閉
        主站蜘蛛池模板: 汨罗市| 太仓市| 方城县| 凤翔县| 师宗县| 仁化县| 咸阳市| 隆化县| 宁波市| 霞浦县| 布拖县| 昂仁县| 双流县| 丹江口市| 胶州市| 龙山县| 淮北市| 呼伦贝尔市| 神农架林区| 尤溪县| 修水县| 平山县| 澄迈县| 吉林市| 新平| 百色市| 方山县| 深圳市| 霍山县| 自贡市| 长丰县| 南川市| 襄汾县| 新邵县| 达孜县| 澜沧| 桃园市| 乌拉特后旗| 枞阳县| 利津县| 永春县|