新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 在FPGA設計中,時序就是全部

        在FPGA設計中,時序就是全部

        作者: 時間:2016-12-08 來源:網絡 收藏

          當你的FPGA設計不能滿足時序要求時,原因也許并不明顯。解決方案不僅僅依賴于使用FPGA的實現工具來優化設計從而滿足時序要求,也需要設計者具有明確目標和診斷/隔離時序問題的能力。設計者現在有一些小技巧和幫助來設置時鐘;使用像Synopsys Synplify Premier一樣的工具正確地設置時序約束;然后調整參數使之滿足賽靈思FPGA設計性能的目標。

        本文引用地址:http://www.104case.com/article/201612/327598.htm

          會有來自不同角度的挑戰,包括:

          ● 更好的設計計劃,例如完整的和精確的時序約束和時鐘規范

          ● 節約時間的設計技術,例如為更好的性能結果,整合設計的各個部分而編寫嚴謹的RTL代碼,提出最高性能挑戰,當你之后調整設計時減少迭代運行時間

          ● 綜合和擺放以及路由時序的相關性,帶來更好的時序質量的結果(QoR)和時序收斂

          讓我更進一步地觀察這三類中的技術,檢驗如何使用它們來達到時序目的。

          第一步:更好的設計計劃

          最重要的就是確定正確且完整的設計約束。這些約束用于設計意圖以及性能的目標和綜合工具之間的通信。設計一旦綜合完畢,這些約束和關鍵路徑信息將被自動注釋到Vivado設計套件的擺放和路由(P&R)工具中,進一步確保滿足時序。

          第二步:RTL代碼風格和關鍵路徑調整

          為了獲得更好的時序,我們建議使用特定的代碼風格來描述有限狀態機、RAM、數學/DSP功能、時鐘樹和移位寄存器。結果會提高時序QoR,因為綜合工具能夠推斷一個實現使用了FPGA原語的構件。

          此外,這些代碼風格讓你免于創建不必要的邏輯,例如可推測的鎖存器、RAM的讀/寫檢查邏輯和打包進入DSP原語的邏輯。當需要更多這方面主題時,使用綜合工具中的核生成器就成為值得考慮的關鍵點了。

          第三步:獲得最終的時序收斂

          在綜合、擺放和路由之后能夠報告總體的時序信息。例如,Synplify軟件允許你使用TCL命令(report_timing)報告設計的具體部分。為了進一步提高時序QoR,我們建議你關聯綜合之后和P&R之后的時序結果,具體是在時序關鍵路徑上給定起點和終點的邊界。

          我們指出的方法會早早地截取時鐘和約束設置問題,同時也提供多種技術來調整和關聯你設計的時序以及擁有快速時序收斂的RTL。



        關鍵詞: FPGA設計時

        評論


        技術專區

        關閉
        主站蜘蛛池模板: 和静县| 洪泽县| 昆明市| 砀山县| 邹平县| 高雄县| 彭水| 孟津县| 宁都县| 永年县| 茂名市| 桦甸市| 铜鼓县| 皮山县| 沽源县| 松阳县| 梁平县| 通道| 台中市| 黎城县| 交口县| 七台河市| 嵊泗县| 龙州县| 上犹县| 原平市| 石泉县| 星座| 六盘水市| 瑞丽市| 通州市| 乌兰察布市| 宝清县| 信宜市| 洮南市| 大新县| 阜新| 营口市| 南漳县| 英德市| 东海县|