新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > s3c2410 的時鐘設置

        s3c2410 的時鐘設置

        作者: 時間:2016-11-23 來源:網絡 收藏
        FCLK用于CPU核

        HCLK 用于AHB總線設備

        本文引用地址:http://www.104case.com/article/201611/320563.htm

        PCLK 由于APB總線上的設備

        s3c2410需要設置的時鐘寄存器包括:LOCKTIME、MPLLCON、CLKDIVN。

        其中LOCKTIME直接使用默認值就可以了。

        MPLLCOM用于設置FCLK的時鐘值,也就是主時鎖存器。

        MPLL(FCLK) = (m * Fin)/(p* 2^s);

        m = (MDIV + 8), p = (PDIV + 2), s = SDIV



        CLKDIVN 用于設置FCLK、HCLK、PCLK三者的比例。


        s3c2410的典型設置為

        #define S3C2410_MPLL_200MHz ((0x5c << 12) | (0x04 << 4) | (0x00))

        CLKDIVN = 0x03; //這樣的FCLK : HCLK : PCLK = 1: 2 :4



        關鍵詞: s3c2410時鐘設

        評論


        技術專區

        關閉
        主站蜘蛛池模板: 嵊泗县| 呼图壁县| 古田县| 南充市| 三门峡市| 开阳县| 礼泉县| 枣阳市| 康平县| 正镶白旗| 井研县| 金阳县| 长海县| 府谷县| 军事| 永善县| 安平县| 乐亭县| 昆山市| 曲周县| 达拉特旗| 赤峰市| 顺平县| 化隆| 公安县| 和静县| 甘孜县| 巨野县| 孝义市| 宁德市| 平果县| 城固县| 宜兰县| 长治县| 芜湖县| 通化市| 曲沃县| 买车| 博乐市| 望谟县| 平顶山市|