新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 基于Microblaze軟核FSL總線的門光子計數器設計與實

        基于Microblaze軟核FSL總線的門光子計數器設計與實

        作者: 時間:2011-08-11 來源:網絡 收藏

        3.2 通訊協議
        到計數IP核之間的通訊數據定義如下:

        本文引用地址:http://www.104case.com/article/194785.htm

        c.jpg


        計數IP核到之間的通訊數據定義如下:

        d.jpg


        3.3 計數IP核的設計實現
        3.3.1 計數IP核的結構
        計數IP核采用verilog硬件語言編寫,其結構如圖6所示,頂層文件counterpulse3對接口進行配置,并根據總線上的命令參數選擇工作模式,pulsecount1、pulsecount2和pulsecount3分別是3種工作模式的代碼實現,fsloprt是與進行接口的代碼。

        f.jpg


        3.3.2 與總線接口
        fslopn.v的代碼完成與FSL總線接口功能。FSL總線是單向點對點的通道,它用于完成任意FPGA中兩個模塊的快速通訊。FSL總線是基于FIFO的,基于非共享的無仲裁通信機制,它的深度是可以設置的,最大可以到8k,具備高速的通信性能,其結構如圖7所示。

        g.jpg



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 萨嘎县| 揭东县| 永修县| 镶黄旗| 高唐县| 福建省| 玛纳斯县| 德化县| 英超| 杨浦区| 巫溪县| 乌拉特后旗| 托克逊县| 客服| 承德市| 栖霞市| 泗水县| 巢湖市| 宁都县| 凤城市| 垣曲县| 青铜峡市| 雅安市| 江安县| 南丰县| 绥滨县| 丘北县| 宿迁市| 西乡县| 凤台县| 页游| 抚州市| 太白县| 车险| 南昌县| 利川市| 鹤庆县| 新闻| 苏尼特右旗| 阳春市| 平塘县|