基于PXI的高速數字化儀模塊
本設計中。A/D轉換器選用Mamix公司的MAXl215,該芯片是一款12 bit/250 Ms/s的高速A/D轉換器,它具有出色的SNR和SFDR特性,使用250 MHz差分采樣時鐘,接收差分輸入信號,輸出12位LVDS格式的差分數字信號,提供差分同步時鐘信號。為了提高測試精度,單端的輸入信號需要轉換成差分模式后再送入A/D,增益調整及單端到差分轉換電路的局部如圖5所示。考慮阻抗匹配問題,在單端信號轉換為差分模式時,需要在2個差分線上串聯50 Ω的匹配電阻,作為LVDS信號的發送端。
在PCB的設計中,對差分線要進行特別處理。差分線在走線區間內的實際布線公差應控制在5 mil內;差分對內兩條線之間的距離應盡可能小,以使外部干擾為共模特征;要保證每個差分對內的長度相互匹配,以減少信號扭曲;采用電源層作為差分線的信號回路,因為電源平面有最小的傳輸阻抗,可以有效減少噪聲影響。圖6所示為本設計PCB的局部。
本設計中FPGA作為LVDS信號的接收端,首先需要將A/D輸入的LVDS差分數據和同步時鐘信號轉換成單信號。此處選用了xilinx公司的VirtexⅡ-Pro系列FPGA,該系列的FPGA嵌入了高速I/O接口,能實現超高帶寬的系統芯片設計,支持LVDS、LVPECL等多種差分接口,適應性很強,為高速數據接口提供了完善的解決方案。LVDS差分信號的接收可以通過例化IBUFDS_LVDS這個模塊來實現,同時在程序中設置使用內部的匹配電阻,實現LVDS的阻抗匹配。差分時鐘信號由全局時鐘輸入腳接入FPGA,然后通過調用xFPGA特有的數字時鐘管理模塊(DCM),將時鐘轉換成單信號并進行分頻、移相等處理,作為后續處理的時鐘信號。
2.3 PXI接口設計
PXI是PCI在儀器領域的擴展(PCI eXtensions for Instrumentation),它將CompactPCI規范定義的PCI總線技術發展成適用于試驗、測量與數據采集場合應用的機械、電氣和軟件規范,從而形成了新的虛擬儀器體系結構。PXI模塊化儀器系統具備高速的性能,并與PCI保持兼容性,形成一種主流的虛擬儀器測試平臺。本設計中使用PCI9054進行PXI接口硬件的設計,PCI9054是美國PLX公司生產的一款32位/33 MHz通用PCI總線控制器專用器件,它具有強大的功能和簡單的用戶接口,為PCI總線接口的開發提供了一種簡便方法。
2.4 PXI驅動開發
PXI的軟件要求包括支持Microsoft Windows NT和95(WIN32)這樣的標準操作系統框架,要求所有儀器模塊帶有配置信息(configuration information)和支持標準的工業開發環境(如NI的LabVIEW、LabWindows/CVI和Microsoft的VC/C++、VB和Borland的C++等),而且符合VISA規范的設備驅動程序(WIN32 device drivers)。本設計應用KRF-Tech公司的Windriver來編寫設備驅動程序,Windriver針對PLX和AMCC的專用接口器件編寫了API函數包,降低了開發難度。驅動程序的軟件流程圖如圖7所示,圖8是本數字化儀模塊軟面板的界面,對數字化儀的所有控制都可以通過設置該虛擬軟件界面來完成。
3 結束語
本文給出了基于PXI總線接口的高速數字化儀模塊的設計實現方法,介紹了高速數據采集系統中LVDS接口、LVPECL接口電路結構及連接方式,并在所設計的數字化儀模塊中得到應用。系統可以穩定的工作在250 MHz,實現高精度、長時間的數據采集和分析。該數字化儀模塊已成功應用于多個PXI測試系統中,廣泛應用于工業自動化、通信、科研、軍事、航空航天、消費電子等多個領域。
評論