新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > IDT70V9289的典型應用電路設計

        IDT70V9289的典型應用電路設計

        作者: 時間:2011-10-09 來源:網絡 收藏
        3.2 電路設計

        本文引用地址:http://www.104case.com/article/187287.htm

          由于本設計的數據傳輸率高達300Mbit/s,而70的容量僅有1024kbit,所以必須采取邊讀邊寫的方式緩沖數據。但是,70并不允許雙端口對同一地址同時進行讀和寫,也沒有像以前的SRAM(如7024)那樣設計操作忙邏輯,而是制定了一套讀寫規則。由于這套讀寫規則比較復雜,為了降低時序關系的復雜度,本設計將IDT70分成容量相等的二個區域,把地址預存入Virtex-II XC2V250和CY7C68013的RAM中。

          

          當CY7C68013向Virtex-II XC2V250傳輸數據時,將Virtex-II XC2V250和IDT9289的片選端置低電平以啟動這二個電路,然后再向IDT9289發送數據,同時通過CLKOUT端向Virtex-II XC2V250的CLKIN發送時鐘,以使Virtex-II XC2V250定時讀取數據;當CY7C68013發送512kbit后,即改變A0R-A15R引腳的值,同時Virtex-II XC2V250也通過內置計數器定時改變A0L-A15L引腳的值,從而將CY7C68013的二個存儲區域交換過來,然后再按上述方式進行讀寫,如此循環下去。只要讀和寫的平均速率保持一致,就可以保證數據可靠傳輸。應用電路框圖如圖4所示。這樣做不但充分利用了二個端口可同時進行存取操作的特點,而且巧妙地避免了同時對同一地址進行讀寫操作的沖突,從而達到了設計要求。

          當Virtex-II XC2V250向CY7C68013傳輸數據時,也可以通過片選端啟動CY7C68013和IDT70D9289,其余過程與上面所述類似,不過由于CY7C68013有內置時鐘,為了保持時間一致,此時的時鐘仍由CY7C68013提供。

        結論

        IDT9289是IDT公司新推出的高速同步雙口靜態存儲器,其容量為64k×16bit,具有設計簡單,應用靈活等特點。


        上一頁 1 2 3 下一頁

        關鍵詞: V9289 9289 IDT 70V

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 临清市| 新龙县| 宁武县| 叶城县| 瑞安市| 威远县| 南华县| 广河县| 布尔津县| 南京市| 大埔区| 鹤庆县| 信宜市| 滁州市| 富川| 嘉鱼县| 龙井市| 金山区| 永顺县| 茌平县| 睢宁县| 安乡县| 文登市| 楚雄市| 龙岩市| 安岳县| 乌兰县| 江山市| 浪卡子县| 乌拉特中旗| 华容县| 叶城县| 斗六市| 建昌县| 喀喇沁旗| 绥化市| 漳平市| 寿宁县| 黄骅市| 霸州市| 西城区|