新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于AT89C2051的解碼器設計

        基于AT89C2051的解碼器設計

        作者: 時間:2012-02-22 來源:網絡 收藏

        3單片機的解碼方案

        3.1硬件電路

        的解碼電路原理圖如圖3所示,利用該電路可將高頻接收模塊變頻處理后的數字脈沖信號送入的P0.0口進行解碼,再將滿足地址碼條件的控制脈沖信號輸出到P1.0~P1.3,同時輸出1秒的VT信號。

        31.jpg

        3.2軟件

        單片機的解碼軟件流程圖如圖4所示。利用初始化可將的16位定時/計數器0設置為內部計數器方式。

        32.jpg



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 长宁县| 哈密市| 清苑县| 宾川县| 灵寿县| 浦江县| 泽库县| 滕州市| 芦山县| 开阳县| 云南省| 安西县| 博客| 康乐县| 吉木乃县| 德州市| 寻乌县| 天祝| 陇川县| 长岛县| 临西县| 峨山| 神农架林区| 财经| 合山市| 大田县| 萨嘎县| 睢宁县| 西充县| 称多县| 金门县| 宣恩县| 灵石县| 贵溪市| 涪陵区| 广元市| 仪陇县| 泸溪县| 清涧县| 阳朔县| 双柏县|