基于PCI ExPress實時視頻采集系統的設計
3.5 時鐘
本設計需要4個時鐘信號,其中視頻解碼信號的時鐘要求最高,時鐘精度必須在±50 ppm以內,其次為PCI Express總線工作的時鐘頻率。在FPGA內對時鐘信號進行了DCM和PLL處理,完成了對時鐘信號的去歪斜、相移和頻率合成等功能。
3.6 Flash和DDRSDRAM
為使設計具有靈活性、擴展性和升級性,預留了Flash和SDRAM來存儲程序和運行程序,滿足智能性和易于以太網遠程控制等要求。
3.7 以太網接口電路
通過FPGA+PHY+變壓器組成以太網接口電路,可以用此接口加載程序,也可用此接口和互聯網連接。利用XILINX公司的FPGA開發軟件ISE,通過FPGA內IP核按照TriMode Ethemet MAC進行。
3.8 DMA傳輸
本設計采用DMA方式進行數據內部傳輸。數字視頻信號經并行總線傳入FPGA內,通過FIFO進行數據緩存,經DMA方式,通過PCI Express傳給計算機。
3.9 FPGA配置方案
Virtex-5的配置方案采用System ACE(System Advandced Configuration Eviroment)中的System ACE CF(CompactFlash)。System ACE使用CF存儲卡保存數據,通過System ACE控制器把數據配置到FPGA中。System ACE CF使用容量為1 GB的CompaetFlash卡,System ACE CF是預制的配置方案,不需編寫任何程序,只需簡單的調試即可。此方案把舊的、用于調試的版本和新版本都裝入到同一塊CF卡中,縮短了研發周期,便于維修排故,同時把應用軟件、產品附帶的說明書等保存到此CF卡中,系統升級可更換CF卡、在系統編程和通過Intemet進行遠程升級。
3.10 電源的設計
板上需要電源有+3.3、+2.5、+1.8和+1.2 V共5種。其中+3.3 V電源為外部輸入,約20 W;+1.8 V提供給FPGA和ADV7188的二次電源,其他為提供給FPGA的二次電源。+3.3V電源為電源層,提供給FPGA的+2.5V、+1.8 V和+1.2V為電源層分割。提供給ADV7188的+1.8V電源電流按照0.5A設計,實際典型值為100 mA。去耦電容和對應的元器件同層放置,減少過孔的影響。
3.11 PCB設計
PCB布線遵循信號完整性的設計要求。PCB共10層,首先設計電源層和地層,其中電源層2層,地平面4層,對稱分布。除以太網變壓器外其他所有工作電源的地為一個地,保證地平面的完整性。
由于PCI Express總線為2.5Gb/s,對Virtex-5引腳分配時,使PCI Express的引腳在其內的布線盡可能的短。在PCB的布局時使Virtex-5靠近PCI Express總線接口的電連接器,差分線對的實際長度不大于30 mm。PCB布線時要嚴格控制差分線對的長度差,為了避免信號往返的延遲不超過其上升時間,導致過沖和振鈴發生,PCB布線根據PCI Express信號的特性,定義差分對長度差不超過1 mm,實際布線結果不超過0.2 mm。PCB上的差分阻抗為(100±10)Ω,符合PCIExpress規范單端阻抗為(50±10)Ω的要求。
3.12 操作系統
本設計中的FPGA具有PPC440核,采用實時多任務操作系統(Vxworks),根據實際使用要求,從Vxworks系統內核(wind)的任務管理、通信機制、系統配置、系統接口幾個方面進行設計,保證系統的安全性和可靠性。本設計已具備成熟的Vxworks操作系統。
3.13 FPGA的調試
FPGA的開發包括過程管理與設計輸入、仿真、綜合、約束、實現、布局布線與配置調試,其中FPGA的調試占用設計周期的80%左右。ISE附帶的高級組件,包括在線調試(ChipScope Pro)、平面布局規劃器(PlanAhead)、時序分析器(Timing Analyzer)、布局規劃器(FloorAhead)、底層編輯器(FPGA Editor)、和功耗分析器(Xpower),以及第三方軟件ModelSim,有效地使用相應工具,加速了設計進程,避免重新設計,有效提高設計生產力,并顯著提高設計性能,降低功耗后將降低系統的整體成本。
4 采集、傳輸和驗證
視頻信號發生器產生的一種模擬視頻信號如圖4所示。通過模擬視頻信號的采集、總線傳輸過程,計算機顯示器顯示的數字視頻如圖5所示,和監視器顯示的模擬視頻圖像相同,肉眼無法區分其差別,滿足使用要求。采集模擬視頻的多種標準檢測畫面,顯示正常無畸變,證實本設計的視頻采集和數據傳輸達到了期望的結果。本文引用地址:http://www.104case.com/article/166203.htm
5 結束語
隨著多媒體在工業和商業等方面的廣泛使用,對視頻信號的采集、數據傳輸速度、集成度和可靠性等方面提出了更高的要求。本文設計的基于PCI Express的視頻采集系統,適用于采集較弱或受干擾的視頻信號,集成度高,適合海量視頻數據傳輸,解決了傳輸的瓶頸問題。
評論