全集成設計環境下的視頻處理系統開發簡介
嵌入式處理器本文引用地址:http://www.104case.com/article/165661.htm
視頻系統一般需要有一個控制處理器。該處理器通常用于與主機系統通信,建立視頻處理操作,計算系數,且一般作為低速率數據處理器運行。VSK 具有輸入與輸出源的視頻標準,與 System Generator 硬件聯合仿真能力相配合,可讓您通過實時視頻流快速測試和調試系統。
在該 MPEG-4 演示設計中,嵌入式 MicroBlaze 處理器用作總體系統級控制器,處理以下功能,如用戶接口,從 Compact Flash 卡中讀取壓縮位流,將位流發送到 MPEG-4 解碼器核,和監視所有系統狀態標志等。
通過Xilinx System Generator for DSP,可大大簡化 MicroBlaze 處理器整合到框架中的設計流程。您可以結合使用 Xilinx System Generator 與嵌入式開發套件 (EDK) 軟件工具,去實現和仿真具有一個處理器和 FPGA 視頻處理器功能、對實況視頻流進行操作的系統。System Generator 自動生成軟件驅動程序來支持用于向 System Generator 設計的數據讀寫。 兩種方法學目前均支持集成一個 MicroBlaze 控制器:
System Generator 設計導出到 EDK 系統。當在 pcore(處理器核)導出模式下使用時,內存映射塊和所有其他塊被封裝到一個 pcore 外設中。內存映射接口的軟件驅動程序及文檔也被生成并隨該外設一起提供。
EDK 項目導入到 System Generator 設計中,以便進行硬件聯合仿真。當在 EDK 導入模式下使用時,通過運行 EDK 導入向導將一個 EDK 文件導入到 System Generator 中。當導入向導完成后,該 EDK 系統象一個黑盒子的被拉入 System Generator 設計中。在導入過程中,EDK 系統通過快速單工鏈路 (FSL) 接口進行擴展,該接口用于與內存映射進行通信。
硬件聯合仿真
觀看最后輸出視頻是所有視頻系統一項重要的質量測量指標。VSK 具有的輸入與輸出源視頻標準,與 System Generator 硬件聯合仿真能力相配合,可讓您通過實時視頻流快速測試和調試系統。
System Generator 提供了硬件聯合仿真接口,可以將 System Generator 圖編譯為 FPGA 位流,并將該位流與一個新的運行時硬件聯合仿真塊相關聯。當在 Simulink 中仿真該設計時,編譯部分的結果將通過硬件而非軟件來計算。
System Generator 提供了高速硬件聯合仿真接口,允許Simulink 矢量或矩陣信號在單個事務中向 FPGA 硬件讀出或寫入。通過使用這些接口,您可以極大地減少仿真過程中 PC/硬件交易的數量,進一步加快仿真速度,超出傳統硬件聯合仿真所能達到的速度。利用以太網技術的普及和先進性,該接口提供給外部 FPGA 器件一種便捷和高帶寬的聯合仿真方法。
VSK 支持兩種以太網聯合仿真模式:
基于網絡的以太網硬件聯合仿真接口提供了通過 IPv4 網絡基礎設施到 FPGA 平臺的聯合仿真接入。由于 IPv4 網絡分布廣泛,因此該接口提供了一種直接與連接到有線或無線網絡的遠程硬件進行通信的方式。該接口特別適用于在遠處的 FPGA 平臺(如跨局或跨國),或多個設計者必須共享一個開發板的情況。基于網絡的以太網接口支持工作在 10/100 Mbps 半/全雙工模式。
點對點以太網硬件聯合仿真提供了一種通過原始以太網連接進行的聯合仿真接口。原始以太網連接指第 2 層(數據鏈路層)以太網連接,位于一個支持的 FPGA 開發板和一個 PC 主機之間,沿途沒有路由網絡設備。點對點以太網接口支持工作在 10/100/1000 Mbps 半/全雙工模式。只要底層連接支持,還可支持在千兆位以太網連接的巨大框架。
VSK 包括軟件、硬件、相機、電纜和一份詳細的用戶指南及參考設計。它包括一套限制版的 System Generator for DSP、ISE? 軟件,和嵌入式設計套件 (EDK) FPGA 設計工具,以及一個賽靈思 ML402-SX35 開發板,視頻 I/O 子卡 (VIODC),CMOS 圖像傳感器相機,電源和電纜。
結論
憑借這一完整且易用的解決方案,視頻基本套件是一個理想硬件平臺來評估賽靈思 FPGA成為廣泛的視頻與成像應用領域。通過完全集成 Xilinx System Generator for DSP 軟件并擁有其支持,VSK 可以充分利用新的高速以太網硬件聯合仿真能力,實現編解碼器、IP 和視頻算法的實時系統集成、開發和驗證。
評論