新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于CPLD的片內環形振蕩器的設計方案

        基于CPLD的片內環形振蕩器的設計方案

        作者: 時間:2010-11-12 來源:網絡 收藏







        表1數據表明,通過增加門電路的數量可以有規律地減小振蕩電路的工作頻率,由每個邏輯單元實現的門電路單元延時tpd在7.5~10ns之間。






        本文介紹的的片內方法,在改變該電路中門電路數量時,可以有規律地將振蕩頻率控制在8MHz~62MHz范圍內。的片內使的片上系統(SoC)無需外接時鐘信號源,加大了系統的集成度并降低了設計成本。本方法有很大的通用性,可以方便地在不同芯片間移植。仿真和測試數據表明該設計方法具有正確性和可行性。

        本文引用地址:http://www.104case.com/article/151356.htm

        電子血壓計相關文章:電子血壓計原理



        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 基隆市| 芒康县| 祁门县| 莱芜市| 原平市| 南溪县| 隆安县| 久治县| 赫章县| 安平县| 汶上县| 云南省| 沧源| 宁国市| 竹溪县| 澄城县| 皮山县| 兰州市| 台江县| 南宫市| 涞水县| 于田县| 云阳县| 娄底市| 井冈山市| 吉林省| 大新县| 黄骅市| 建德市| 彝良县| 鹤山市| 肇州县| 永善县| 闻喜县| 伊川县| 惠来县| 乌鲁木齐县| 宿州市| 新邵县| 黎平县| 东莞市|