新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于CPLD的片內環形振蕩器的設計方案

        基于CPLD的片內環形振蕩器的設計方案

        作者: 時間:2010-11-12 來源:網絡 收藏







        表1數據表明,通過增加門電路的數量可以有規律地減小振蕩電路的工作頻率,由每個邏輯單元實現的門電路單元延時tpd在7.5~10ns之間。






        本文介紹的的片內方法,在改變該電路中門電路數量時,可以有規律地將振蕩頻率控制在8MHz~62MHz范圍內。的片內使的片上系統(SoC)無需外接時鐘信號源,加大了系統的集成度并降低了設計成本。本方法有很大的通用性,可以方便地在不同芯片間移植。仿真和測試數據表明該設計方法具有正確性和可行性。

        本文引用地址:http://www.104case.com/article/151356.htm

        電子血壓計相關文章:電子血壓計原理



        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 青浦区| 阜康市| 金昌市| 普陀区| 大洼县| 襄城县| 北碚区| 青铜峡市| 荃湾区| 岳西县| 阿拉善盟| 定兴县| 金坛市| 镇沅| 剑河县| 炎陵县| 锦州市| 景东| 奉新县| 临安市| 新野县| 民丰县| 临海市| 浦县| 新疆| 靖江市| 西林县| 黄陵县| 三都| 新巴尔虎右旗| 桐庐县| 广州市| 昂仁县| 大化| 合作市| 镇雄县| 成都市| 六安市| 绥芬河市| 清河县| 张家川|