新聞中心

        EEPW首頁 > 嵌入式系統 > 業界動態 > Synplicity與Xilinx同建設計工作小組

        Synplicity與Xilinx同建設計工作小組

        ——
        作者:電子產品世界 時間:2006-05-23 來源:電子產品世界 收藏

        解決超大容量 FPGA 時序收斂問題

        工程團隊協作解決下一代 65-nm 器件的設計流程 

            2006 年 5 月 16 日,中國北京——半導體設計與驗證軟件領先提供商 Synplicity 公司,與可編程解決方案世界領先提供商賽靈思公司 (NASDAQ: XLNX),今天宣布成立超大容量時序收斂聯合工作小組。來自兩家公司的工程團隊將協作定義和實現新的設計流程,以最大程度地提高下一代 65 納米 (nm) FPGA 超高密度設計的結果質量和設計生產率。

            賽靈思公司今天獨立推出業界第一款 65-nm Virtex™-5 FPGA 系列,包括多達 330,000 個邏輯單元、10-Mb 片上存儲器、1,200 個 I/O和大量附加在新型 Virtex-5 LX 平臺的硬化知識產權 (IP) 塊。未來平臺將增加更大的密度點和能力,以進一步擴展高級 FPGA 架構在廣泛應用領域的應用范圍。Synplicity 與賽靈思將在它們對這些 65-nm 器件已有支持的基礎上,開發下一代設計自動化解決方案,使系統設計師能夠充分利用其容量和性能優勢,同時實現快速時序收斂。 
         
        “把我們兩家公司之間的合作關系推進到另一個層次,我們感到非常高興,”賽靈思公司設計軟件部副總裁 Bruce Talley 說。“Synplicity 團隊在使用 Synplify Pro 和 Synplify Premier 物理綜合工具等產品進行高性能復雜 FPGA 設計方面,具有豐富經驗和創新紀錄。這個聯合工作小組提供了機會讓我們的開發機構之間能更好地發揮工程專長和創造性。” 

        “賽靈思憑借其 65-nm Virtex-5 FPGA 產品線取得新的突破,”Synplicity 公司首席技術官 Ken McElvain 說。“這些平臺要求使用經過優化的工具,以解決因前所未有的性能和能力水平而引發的時序收斂問題。該工作小組的建立旨在幫助我們的共同客戶能夠以最快、最高效的方式,在他們的系統中應用 Virtex-5 超大容量器件。”

        超大容量工作小組

        超大容量工作小組最初將專注于顯著提升總體結果質量和運行時間,并確保對設計進行小修改時的穩定性。最終,設計者將實現接近按鈕式的超大容量設計優點,和一天之內完成多次設計迭代的能力。 
            考慮到這些超大容量器件所支持的寬廣應用范圍,工作小組將提供針對獨特設計目標而優化的多種設計流程和工具。該聯合工作小組希望在 2007 年上半年推出這些工具和設計流程中的第一個產品。



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 临猗县| 中超| 育儿| 静宁县| 衡山县| 定日县| 东乡| 潞城市| 固安县| 兴海县| 宁远县| 江口县| 卫辉市| 涞水县| 赤壁市| 唐海县| 鲁山县| 和政县| 远安县| 安康市| 五寨县| 岳西县| 隆昌县| 绍兴市| 桐柏县| 富平县| 伊宁县| 普陀区| 博兴县| 泸溪县| 蓬溪县| 呈贡县| 织金县| 崇左市| 黄陵县| 广水市| 太和县| 朝阳市| 海晏县| 汝阳县| 健康|