fpga 文章 最新資訊
FPGA系統設計的仿真驗證之: FPGA設計仿真驗證的原理和方法
- 嚴格來講,FPGA設計驗證包括功能與時序仿真和電路驗證。仿真是指使用設計軟件包對已實現的設計進行完整測試,模擬實際物理環境下的工作情況。
- 關鍵字: 仿真驗證 ModelSim FPGA CompilerII FoundationSeries Quartus
FPGA設計開發軟件Quartus II的使用技巧之:Quartus II軟件基礎介紹
- Quartus II設計軟件是Altera提供的完整的多平臺設計環境,能夠直接滿足特定設計需要,為可編程芯片系統(SOPC)提供全面的設計環境。Quartus II軟件含有FPGA和CPLD設計所有階段的解決方案。
- 關鍵字: QuartusII Max+PlusII FPGA
硬件描述語言Verilog HDL設計進階之:使用函數實現簡單的處理器
- 本實例使用Verilog HDL設計一個簡單8位處理器,可以實現兩個8位操作數的4種操作。在設計過程中,使用了函數調用的設計方法。
- 關鍵字: VerilogHDL 函數 處理器 FPGA
硬件描述語言Verilog HDL設計進階之:自動轉換量程頻率計控制器
- 本實例使用Verilog HDL設計一個可自動轉換量程的頻率計控制器。在設計過程中,使用了狀態機的設計方法,讀者可根據綜合實例6的流程將本實例的語言設計模塊添加到自己的工程中。
- 關鍵字: VerilogHDL 頻率計控制器 FPGA
硬件描述語言Verilog HDL設計進階之: 典型實例-狀態機應用
- 狀態機設計是HDL設計里面的精華,幾乎所有的設計里面都或多或少地使用了狀態機的思想。狀態機,顧名思義,就是一系列狀態組成的一個循環機制,這樣的結構使得編程人員能夠更好地使用HDL語言,同時具有特定風格的狀態機也能提高程序的可讀性和調試性。
- 關鍵字: VerilogHDL 狀態機 FPGA
硬件描述語言Verilog HDL設計進階之: 邏輯綜合的原則以及可綜合的代碼設計風格
- 用always塊設計純組合邏輯電路時,在生成組合邏輯的always塊中,參與賦值的所有信號都必須有明確的值,即在賦值表達式右端參與賦值的信號都必需在always @(敏感電平列表)中列出。
- 關鍵字: VerilogHDL 邏輯綜合 FPGA
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內部包括可 [ 查看詳細 ]